点击切换搜索课件文库搜索结果(503)
文档格式:PPT 文档大小:504KB 文档页数:48
第1节 引言 第2节 抽样定理 第3节 脉冲振幅调制 第4节 模划信号的量化 第5节 脉冲编码调制 第6节 增量调制 第7节 PCM与△M的性能比较 第9节 TDM和多路数字电话
文档格式:PDF 文档大小:100.3KB 文档页数:4
一、位同步系统的性能及其相位误差对性能的影响 与载波同步系统相似,位同步系统的性能指标主要有相位误差、同步建立时 间、同步保持时间及同步带宽等。下面结合数字锁相环介绍这些指标,并讨论相 位误差对误码率的影响
文档格式:PPT 文档大小:9.06MB 文档页数:78
1.时序逻辑电路的工作原理、分析方法&设计方法。 2.介绍常用时序逻辑电路(MSI)的工作原理和使用方法
文档格式:PDF 文档大小:2.66MB 文档页数:36
第一节 随机过程的一般描述 随机过程的一般描述 第二节 随机过程的部分描述 随机过程的部分描述——数字特征 第三节 平稳随机过程 第四节 高斯过程 第五节 噪声
文档格式:PPT 文档大小:1.31MB 文档页数:46
1.设计步骤 (1)建立原始状态表和状态图 原始的含义:是指没有经过简化而获得的状态转移表和状态转移图
文档格式:PPT 文档大小:4.69MB 文档页数:132
电路的输出状态不仅与同一时刻的输入状态有关,也与电路原状态有关。本章重点是掌握二进制、十进制及其相互转换,了解BCD码的含义;理解二进制计数器的逻辑功能(同步、异步、加法、减法);难点是移位寄存器的工作原理分析,计数器的工作过程分析。 • 5.1 概述 • 5.2 触发器 • 5.3 时序逻辑电路的分析 • 5.4 常用时序逻辑电路 • 5.5 时序逻辑电路的设计 • 5.6 用PLD实现时序逻辑电路
文档格式:PDF 文档大小:3.38MB 文档页数:102
第三章门电路 3.1概述 3.2半导体二极管门电路 3.3CMOS门电路 3.3.2CMOS反相器的电路结构和工作原理 3.3.5其他类型的CMOS门电路 3.5TTL门电路 3.5.2TTL反相器的电路结构和工作原理 3.5.5其他类型的TTL门电路
文档格式:PPT 文档大小:714KB 文档页数:63
6.5同步时序逻辑电路的设计 同步时序逻辑电路设计又称同步时序逻辑电路 综合,其基本指导思想是用尽可能少的触发器和门 电路来完成设计。 6.5.1同步时序电路设计的一般步骤 1.作原始状态图和状态表; 2.对原始状态表化简; 3.状态分配; 4.选定触发器;5.求出输出函数和激励函数表达式; 6.画出逻辑电路图
文档格式:PPT 文档大小:656KB 文档页数:60
学习要求: 一、掌握二、十、八、十六进位计数制及相互换; 二、掌握二进制数的原码、反码和补码表示及其加减运算; 三、了解定点数与浮点数的基本概念;掌握常用的几种编码
文档格式:PPT 文档大小:137KB 文档页数:7
◆理解按频率抽选的基-2FFT算法的算法原理、运算流图、所需计算量和算法特点 ◆理解IFFT算法 ◆了解混合基、分裂基和基-4FFT算法 ◆了解CZT算法 ◆理解线性卷积的FFT算法及分段卷积方法
首页上页3940414243444546下页末页
热门关键字
搜索一下,找到相关课件或文库资源 503 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有