点击切换搜索课件文库搜索结果(700)
文档格式:PPT 文档大小:970KB 文档页数:6
一、实验目的 1、掌握晶体管(振荡管)工作状态、反馈大小对振荡幅度与波形的影响。 2、掌握改进型电容三点式正弦波振荡器的工作原理及振荡性能的测量方法。 3、研究外界条件变化对振荡频率稳定度的影响
文档格式:PPT 文档大小:2.08MB 文档页数:81
5.1 GW48型EDA实验开发系统原理与使用介绍 5.2 GW48实验电路结构图 5.3 GW48系统结构图信号名与芯片引脚对照表 5.4 GW48型EDA实验开发系统使用示例
文档格式:PPT 文档大小:0.98MB 文档页数:12
1、在本实验中,通过对谐振回路的调试,对放大器处于谐振时各项技术指标的测试(电压放大倍数,通频带,矩形系数),进一步掌握高频小信号调谐放大器的工作原理。 2、学会小信号调谐放大器的设计方法
文档格式:PPT 文档大小:983KB 文档页数:6
一、实验目的 1、进一步理解谐振功率放大器的工作原理及负载阻抗和激励信号电压变化对其工作状态的影响。 2、掌握谐振功率放大器的调谐特性和负载特性
文档格式:PPT 文档大小:968KB 文档页数:5
一、实验目的 1.进一步加深对集电极调幅和二极管大信号检波工作原理的理解; 2、掌握动态调幅特性的测试方法; 3、掌握利用示波器测量调幅系数ma的方法; 4、观察检波器电路参数对输出信号失真的影响
文档格式:PPT 文档大小:1.04MB 文档页数:19
一、实验目的: 1 了解译码器、数据选择器等中规模集成电路的性能及使用方法。 2 能够灵活地运用译码器、数据选择器实现各种电路
文档格式:PPT 文档大小:1.82MB 文档页数:15
一、概述 本实验系统主要由FPGA主芯片 (FLEX10K10LC84)和外围丰富的输入输出外 设构成。FPGA主芯片的所有用户可用IO口均没 有同任一外设固定接死,而仅仅以插孔的形式存 在,这为用此开发系统设计出复杂多样的实验提 供了极大的灵活性。 所有外设的接口逻辑都很友好,外设的驱动 已在系统内部为用户设计好,用户可以对所有外 设接口用简单的TTL逻辑电平进行操作
文档格式:PPT 文档大小:107.5KB 文档页数:9
一、实验目的 1.学会组合逻辑电路的实验分析及其设计方法。 2.验证半加器、全加器的逻辑功能
文档格式:PDF 文档大小:36.19KB 文档页数:4
一、实验目的 1.熟悉中规模集成电路计数器的功能及应用。 2.进一步熟悉数字逻辑实验箱中的译码显示功能
文档格式:PDF 文档大小:36.43KB 文档页数:4
一、实验目的 1.学会组合逻辑电路的实验分析及其设计方法。 2.验证半加器、全加器的逻辑功能
首页上页5051525354555657下页末页
热门关键字
搜索一下,找到相关课件或文库资源 700 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有