点击切换搜索课件文库搜索结果(617)
文档格式:PPT 文档大小:1.17MB 文档页数:44
用预置数法构成M的计数器时,通常采用置最小 数法,利用MSI计数器的进位输出端QCC作为预置控 制信号接置数端上
文档格式:PDF 文档大小:2.11MB 文档页数:22
实验一 Quartus II 集成开发环境及 EDA 开发流程 实验二 Verilog 基本逻辑电路设计 实验三 ModelSim 功能仿真 实验四 状态机控制串/并转换&数码静态显示电路设计 实验五 字符液晶显示器驱动控制电路设计
文档格式:PDF 文档大小:432.87KB 文档页数:26
在前面九章学习的基础上,通过本章十个阶段的练习,一定能逐步掌握 Verilog hdl设计的 要点。我们可以先理解样板模块中每一条语句的作用,然后对样板模块进行综合前和综合后 仿真,再独立完成每一阶段规定的练习。当十个阶段的练习做完后,便可以开始设计一些简 单的逻辑电路和系统。很快我们就能过渡到设计相当复杂的数字逻辑系统。当然,复杂的数 字逻辑系统的设计和验证,不但需要系统结构的知识和经验的积累,还需要了解更多的语法 现象和掌握高级的 Verilog hdl系统任务,以及与C语言模块接口的方法(即PLI),这些已 超出的本书的范围。有兴趣的同学可以阅读 Verilog语法参考资料和有关文献,自己学习, 我们将在下一本书中介绍 Verilog较高级的用法
文档格式:PPT 文档大小:2.38MB 文档页数:136
6.1时序电路概述 6.2同步时序逻辑电路的分析 6.3异步时序电路的分析方法 6.4同步时序电路的设计方法
文档格式:PPT 文档大小:1.63MB 文档页数:84
4.1 系统分析概述 4.2 组织结构与功能分析 4.3 业务流程分析 4.4 数据与数据流分析 4.5 功能∕数据分析 4.6 新系统逻辑模型的建立 4.7 系统分析报告
文档格式:PPT 文档大小:3.62MB 文档页数:162
11.1数字系统测试的基本原理 11.2逻辑分析仪 11.3可测性设计 11.4数据域测试的应用
文档格式:PPT 文档大小:490.5KB 文档页数:98
第一章 概述 第二章 数据类型、运算符与表达式 第三章 最简单的C程序 第四章 逻辑运算和判断选取控制 第五章 循环控制 第六章 数组 第七章 函数
文档格式:PPT 文档大小:1.24MB 文档页数:44
一、寄存器 寄存器常用于寄存一组二值代码,它被广泛 地用于各类数字系统和数字计算机。 从广义上说寄存器也是一种存储器,但是 它又不同于第九章介绍的半导体存储器。 寄存器的特点: 存数方便,但容量小,一般只能存放一个 或几个字,通常用来暂存运算的中间结果,而 且一旦掉电,存放的数据即丢失
文档格式:PPT 文档大小:490.5KB 文档页数:98
第一章 概述 第二章 数据类型、运算符与表达式 第三章 最简单的C程序 第四章 逻辑运算和判断选取控制 第五章 循环控制 第六章 数组 第七章 函数
文档格式:PPT 文档大小:490.5KB 文档页数:99
第一章 概述 第二章 数据类型、运算符与表达式 第三章 最简单的C程序 第四章 逻辑运算和判断选取控制 第五章 循环控制 第六章 数组 第七章 函数
首页上页5455565758596061下页末页
热门关键字
搜索一下,找到相关课件或文库资源 617 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有