点击切换搜索课件文库搜索结果(990)
文档格式:PPT 文档大小:2.21MB 文档页数:137
4.1 组合逻辑电路的特点 4.2 组合逻辑函数的分析与设计 4.3 编码器 4.4 译码器 4.5 多路选择器 4.6 二进制并行加法器 4.7 数值比较器 4.8 奇偶校验器 4.9 利用中规模集成电路进行组合电路设计 4.10 组合电路的险象
文档格式:PPT 文档大小:874.5KB 文档页数:52
5.1 概述 5.2 时序逻辑电路的分析方法 5.3 若干常用时序逻辑电路 5.3.1 寄存器和移位寄存器
文档格式:PPT 文档大小:501KB 文档页数:30
设计方法与同步时序逻辑电路相似,但如果触发器有时钟控制端的话应将其作为激励来考虑,并注意脉冲异步时序电路对输入脉冲的两个限制条件
文档格式:PPT 文档大小:833.5KB 文档页数:39
3.3 常用组合逻辑电路 编码器 译码器 数据选择器 比较器 加法器 函数发生器
文档格式:PPT 文档大小:1.14MB 文档页数:69
门电路是用以实现逻辑关系的电 子电路,与我们所讲过的基本逻辑关 系相对应,门电路主要有:与门、或 门、与非门、或非门、异或门等。 在数字电路中,一般用高电平代 表1、低点平代表0,即所谓的正逻辑 系统
文档格式:PPT 文档大小:3.09MB 文档页数:112
第7章时序逻辑电路 一、概述 二、时序逻辑电路的分析方法 三、演示文稿 四、计数器 五、寄存器和移位寄存器 六、同步时序逻辑电路的设计 七、本章小结
文档格式:PPT 文档大小:2.18MB 文档页数:70
第6章组合逻辑电路 一、概述 二、组合逻辑电路的分析和设计方法 三、编码器 四、译码器 五、数据选择器与数据分配器 六、加法器和数值比较器 七、组合逻辑电路中的竞争冒险 八、本章小结
文档格式:PPT 文档大小:1.03MB 文档页数:40
6.1 时序逻辑电路的基本概念 6.2 时序逻辑电路的分析方法 6.3 同步时序逻辑电路的设计方法
文档格式:PDF 文档大小:18.11MB 文档页数:74
时序逻辑电路的输出状态不仅决定于当时的输入状态,而且与电路原来的状态有关,具有记忆功能。 触发器是时序逻辑电路的基本单元 组合逻辑电路的输出状态完全由当时的输入变量的组合状态决定,与电路的原状态无关
文档格式:PPT 文档大小:1.23MB 文档页数:52
5-1 概述 5-2 时序逻辑电路的分析方法 5-3 若干常用的时序逻辑电路 5-4 时序逻辑电路的设计方法
首页上页5455565758596061下页末页
热门关键字
搜索一下,找到相关课件或文库资源 990 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有