点击切换搜索课件文库搜索结果(677)
文档格式:PDF 文档大小:1.16MB 文档页数:10
为了降低硬件开销,越来越多的加法器电路采用传输管逻辑来减少晶体管数量,同时导致阈值损失、性能降低等问题。本文通过对摆幅恢复逻辑与全加器电路的研究,提出一种基于摆幅恢复传输管逻辑(Swing restored pass transistor logic, SRPL)的全加器设计方案。该方案首先分析电路的阈值损失机理,结合晶体管传输高、低电平的特性,提出一种摆幅恢复传输管逻辑的设计方法;然后,采用对称结构设计无延时偏差输出的异或/同或电路,利用MOS管补偿阈值损失的方式,实现异或/同或电路的全摆幅输出;最后,将异或/同或电路融合于全加器结构,结合4T XOR求和电路与改进的传输门进位电路实现摆幅恢复的高性能全加器。在TSMC 65 nm工艺下,本文采用HSPICE仿真验证所设计的逻辑功能,与文献相比延时降低10.8%,功耗延时积(Power-delay product, PDP)减少13.5%以上
文档格式:PPT 文档大小:4.29MB 文档页数:78
4.4.1 编码器 4.4.2 译码器/数据分配器 4.4.3 数据选择器 4.4.4 数值比较器 4.4.5 算术运算电路
文档格式:DOC 文档大小:83.5KB 文档页数:5
清华大学:数字逻辑_放大电路的频率响应练习
文档格式:PPT 文档大小:1.51MB 文档页数:84
★555定时器的工作原理、逻辑功能及由555构成的脉冲电路。 ★由门电路构成的脉冲电路
文档格式:DOC 文档大小:236KB 文档页数:15
第5章通用时序电路模块及应用 5.4计数器 一、计数器是按预定状态序列变化以表征触发时钟脉冲输入个数的时序逻辑模块。 二、计数器主要由触发器构成,附加逻辑除使触发器按预定状态序列变化,还使计数器具有清0、使能、加载等功能。 三、在数据的寄存上寄存器与计数器相似。寄存器着重于数据的存储与操作,计数器强调数据序列变化,其在数字系统的操作控制方面有重要应用
文档格式:PPT 文档大小:1.86MB 文档页数:45
清华大学:数字逻辑_同步时序电路3
文档格式:PPT 文档大小:1.52MB 文档页数:59
清华大学:数字逻辑_同步时序电路5
文档格式:PPT 文档大小:825.5KB 文档页数:47
清华大学:数字逻辑_同步时序电路4
文档格式:PPT 文档大小:1.08MB 文档页数:43
清华大学:数字逻辑_同步时序电路2
首页上页5657585960616263下页末页
热门关键字
搜索一下,找到相关课件或文库资源 677 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有