点击切换搜索课件文库搜索结果(6002)
文档格式:PPT 文档大小:1.13MB 文档页数:48
3.1组合逻辑电路的分析方法 3.2组合逻辑电路的设计方法 3.3若干常用的组合逻辑电路 3.4组合逻辑电路中的竞争-冒险现象
文档格式:PPT 文档大小:1.48MB 文档页数:40
6.18位加法器的设计 1、设计思路 多位加法器的构成方式:并行进位 串行进位 并行进位:速度快、占用资源多 串行进位:速度慢、占用资源少
文档格式:PPT 文档大小:1.26MB 文档页数:36
例12数字钟设计及显示 设计要求 1、具有时、分、秒,计数及数码管显示功能,以24小时循环计时。 2、具有清零,调节小时、分钟功能
文档格式:PPT 文档大小:4.16MB 文档页数:470
一、变压变频调速的基本控制方式 二、异步电动机电压-频率协调控制时的机械特性 三、电力电子变压变频器的主要类型 四、变压变频调速系统中的脉宽调制(PWM)技术 五、基于异步电动机稳态模型的变压变频调速 六、异步电动机的动态数学模型和坐标变换 七、基于动态模型按转子磁链定向的矢量控制系统 八、基于动态模型按定子磁链控制的直接转矩控制系统
文档格式:PPT 文档大小:3.27MB 文档页数:152
4.1 概述 4.2 组合逻辑电路的分析方法和设计方法 4.3 若干常用的组合逻辑电路 4.4 组合逻辑电路中的竞争-冒险现象
文档格式:PPT 文档大小:8.08MB 文档页数:205
6.1 概述 6.2 时序逻辑电路的分析方法 6.4 时序逻辑电路的设计方法 6.3 若干常用的时序逻辑电路 6.5 时序逻辑电路中的竞争-冒险现象
文档格式:PDF 文档大小:3.25MB 文档页数:243
第一章 数字逻辑基础 第三章 组合逻辑电路 第四章 触发器 第五章 时序逻辑电路 第六章 数字系统 第七章 可编程逻辑器件 PLD Programmable Logic Device
文档格式:PPT 文档大小:2.75MB 文档页数:47
8. 1 概述 8.2 现场可编程逻辑阵列(FPLA) 8. 3 可编程阵列逻辑(PAL) 8. 4 通用阵列逻辑(GAL) 8. 5 可擦除的可编成逻辑器件(EPLD) 8. 6 复杂的可编程逻辑器件(CPLD) 8. 7 现场可编程门阵列(FPGA) 8. 8 在系统可编程通用数字开关(ispGDS) 8.9 PLD的编程
文档格式:PPT 文档大小:38.5KB 文档页数:10
数字量与模拟量 数字信号与模拟信号 十进制、二进制、八进制、十六进制及不同数制之间的相互转换 原码、反码和补码的概念及补码运算 十进制代码、格雷码和ASCII码 考试要求: 1、掌握不同数制之间的相互转换; 2、了解二进制算术运算特点、方法; 3、了解8421码(BCD码)的概念和特点
文档格式:PPT 文档大小:1.71MB 文档页数:78
2.2 半导体二极管和三极管的开关特性 2.2.1 半导体基本知识 2.2.2 PN结的形成及特性 2.2.3 半导体二极管 2.2.4 特殊二极管 2.2.5 半导体三极管——双极型三极管 2.2.6 MOS场效应管 本征半导体与本征激发 MOS管的基本开关电路
首页上页593594595596597598599600下页末页
热门关键字
搜索一下,找到相关课件或文库资源 6002 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有