点击切换搜索课件文库搜索结果(421)
文档格式:PPT 文档大小:781KB 文档页数:77
5.1 异步时序逻辑电路的特点及模型 5.2 脉冲异步时序逻辑电路 5.3 电平异步时序逻辑电路的分析与设计
文档格式:DOC 文档大小:648KB 文档页数:29
一、重要的时序电路模块( SEQUENTIAL CIRCUIT MODELS)是构成数字系统和计算机的重要组成部分,主要是寄存器和计数器。 二、寄存器常用于数字系统中数据的暂存和传输。计数器除用于计数外,还对时序电路操作序列的跟踪和控制发挥重要作用。它们同时 都是构成CPU的重要基础模块。 三、通用时序电路模块由门电路与触发器组合构成,其特点是由多个或多级相同的单元电路构成。 四、这些模块可用于构造标准的TTL器件,也可作为VLS设计库中的功能块
文档格式:PDF 文档大小:5.11MB 文档页数:94
1、时序逻辑电路的特点、功能表示方法、分类; 2、时序逻辑电路基本分析方法、设计方法; 3、常用时序逻辑电路
文档格式:PPT 文档大小:606.5KB 文档页数:40
4.1概述 4.1.1时序逻辑电路的分类 4.1.2时序逻辑电路的分析 4.2常见的时序逻辑电路
文档格式:PPT 文档大小:1.05MB 文档页数:49
一. 时序分析的基本概念和术语 二. Quartus II中的时序约束设置 三. Quartus II中的时序分析 四. Quartus II中的编译报告 五. FPGA芯片的时序指标举例
文档格式:PPT 文档大小:2.97MB 文档页数:107
时序逻辑电路的分析 常用的时序逻辑电路 时序逻辑电路的设计
文档格式:PPT 文档大小:501KB 文档页数:30
设计方法与同步时序逻辑电路相似,但如果触发器有时钟控制端的话应将其作为激励来考虑,并注意脉冲异步时序电路对输入脉冲的两个限制条件
文档格式:PDF 文档大小:164.85KB 文档页数:21
组合逻辑电路基本单元——门电路,没有记忆功能; 时序逻辑电路基本单元——触发器,有记忆功能。 时序电路结构框图如图 5.2 所示。 时序逻辑电路由组合电路和存储电路两部分构成
文档格式:PPT 文档大小:300.5KB 文档页数:29
异步时序逻辑电路的特点及模型 1.同步时序逻辑电路的特点 各触发器的时钟端全部连接在一起,并接在系统时钟端;只有当时钟脉冲到来时,电路的状态才能改变;改变后的状态将一直保持到下一个时钟脉冲的到来,此时无论外部输入x有无变化;状态表中的每个状态都是稳定的
文档格式:PPT 文档大小:225KB 文档页数:23
一、时序电路基本分析方法 二、同步时序逻辑电路分析举例 三、异步时序电路分析举例
首页上页345678910下页末页
热门关键字
搜索一下,找到相关课件或文库资源 421 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有