点击切换搜索课件文库搜索结果(1360)
文档格式:PDF 文档大小:28.41KB 文档页数:2
实验二波形输入与仿真实现 一、实验目的:通过本次实验掌握波形输入法制作元件的过程,掌握实验箱中时钟和扬声器的具体使用方法以及任意模值计数器的设计方法。 二、实验要求: 1、利用波开输入法设计非门电路模块。 2、利用VHDL语言输入方法设计数据选择器(参考二选一数据选择器程序),编译、定义引脚并下载到实验箱中验证
文档格式:PDF 文档大小:35.37KB 文档页数:2
实验一可编程ASIC使用初步 一、实验目的: 1、过本次实验掌握EDA实验箱的使用方法。 2、将给出的数据选择器、数据比较器等程序下载到实验箱中进一步了解实验箱中按键、发光管、数码管的具体使用方法。 3、掌握常用组合逻辑电路的VHDL语言设计方法
文档格式:PDF 文档大小:8.97MB 文档页数:321
本书实验主要包括:练习基本操作的实验;与分析化学理论教学有关内容的实验;培养基本操作技能和进行科学研究能力的试验性、研究性、设计性的实验;学科间互相渗透的综合实验(特别单列一章即第十章),并加强分离科学、生命科学、环境科学和计算机在分析化学中的应用的内容,对生物试样、有机试样和药物试样分析有所关注。本书包括定性分析实验9个,定量分析实验约50个
文档格式:DOC 文档大小:1.64MB 文档页数:214
《科技论文写作》 《高等数学 A》 《线性代数》 《大学物理 C》 《物理实验 C》 《概率论与数理统计 B》 《C/C++语言程序设计 A》 《C/C++语言程序设计》实验 《电子技术》 《电子技术》实验 《数据结构 A》 《数据结构 A》实验 《数据库系统原理 A》 《数据库系统原理 A》实验和设计 《计算机组成原理》 《计算机组成原理》实验 《微机原理与接口技术 B》 《微机原理与接口技术 B》实验 《操作系统》 《操作系统》实验 《计算机网络 A》 《计算机网络 A》实验 《离散数学》 《面向对象程序设计》 《面向对象程序设计》上机 《软件工程》 《编译原理》 《编译原理》实验 《计算机系统结构》 《软件系统分析与设计》 《软件系统分析与设计》设计大纲 《软件质量保证与测试》 《软件质量保证与测试》设计大纲 《软件项目管理》 《网络系统集成技术》 《网络系统集成技术》实验 《网络管理与维护》 《嵌入式系统》 《嵌入式系统》实验 《NET 开发技术》 《NET 开发技术》实验 《Java 开发技术》 《Java 开发技术》实验 《算法设计与分析》 《算法设计与分析》实验 《计算机图形学》 《计算机图形学》实验 《Linux 操作系统》 《Linux 操作系统》实验 《管理信息系统》 《管理信息系统》实验 《软件过程改进与管理》 《软件工程日语》 《计算机网络安全》 《电子商务》 《人工智能》 《虚拟现实技术》 《虚拟现实技术》实验 《数据仓库与数据挖掘》 《数据仓库与数据挖掘》实验 《网络编程》 《网络编程》实验 《计算机组装实习》 《基于NET 数据库系统开发》课程设计大纲 《Java 软件项目开发课程设计》 《IT 项目实践》
文档格式:DOC 文档大小:70.5KB 文档页数:4
一实验目的: 掌握DMA方式的工作原理和8237的编程使用方法。 二.实验要求: 1.按照实验指导第61页的实验接线图连接硬件线路 2.对照【例3.6.1】的程序清单键入源程序,经汇编和连接后运行程序 三.实验电路 四.实验程序:
文档格式:DOC 文档大小:2.05MB 文档页数:46
《电子商务案例分析》实验大纲 实验一 百货类电子商务网站分析 实验二 图书类电子商务网站分析 实验三 其他 B2C 电子商务网站分析 实验四 旅游类电子商务网站分析 实验五 服务器托管实例分析
文档格式:PPT 文档大小:111.5KB 文档页数:30
实验1线性表及其运算 实验2链表及其运算 实验3二叉树的存储与遍历 实验4图的存储与遍历 实验5排序 实验6查找
文档格式:PDF 文档大小:31.29KB 文档页数:4
实验三序列信号发生器与序列信号检测器的设计 一、实验目的:用VHDL语言实现序列信号发生器和检测器的设计,并对其进行仿真和硬件测试。 二、实验要求: 1、利用VHDL语言设计一个8位任意序列的序列发生器,编译定义引脚并下载到实验箱中进行验证。 2、利用VHDL语言设计一个8位任意序列的序检测器,显示检测值,编译定义引脚并下载到实验箱中进行验证
文档格式:PPTX 文档大小:4.32MB 文档页数:80
6.1 入侵检测原理 6.2 入侵检测实验 6.3 Snort扩展实验 6.4 基于虚拟蜜网的网络攻防实验 6.5 工控入侵检测实验
文档格式:PDF 文档大小:80.79KB 文档页数:4
通信与信息工程系 综合、设计性实验指导书 课程名称:可编程ASIC原理 实验项目名称:数字钟设计 一、实验目的与要求: (1)、使用VHDL语言或 Verilog语言设计数字钟。 (2)、正确选择实验箱的工作模式。 (3)、正确配置FPGA的引脚。 (4)、实验前预习数字钟原理
首页上页4567891011下页末页
热门关键字
搜索一下,找到相关课件或文库资源 1360 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有