点击切换搜索课件文库搜索结果(804)
文档格式:PDF 文档大小:36.43KB 文档页数:4
一、实验目的 1.学会组合逻辑电路的实验分析及其设计方法。 2.验证半加器、全加器的逻辑功能
文档格式:PDF 文档大小:24.56KB 文档页数:3
一、实验目的 l.掌握 CMOS 集成门电路的逻辑功能和器件的使用规则。 2.学会 CMOS 集成门电路主要参数的测试方法 二、实验原理 1.CMOS 集成电路是将 N 沟道 MOS 晶体管和 P 沟道 MOS 晶体管同时用于一个集成电路中,成为组合二种沟道 MOS 管性能的更优良的集成电路,CMOS 集成电路的
文档格式:PPT 文档大小:205.5KB 文档页数:11
一、实验目的 1.掌握基本RS触发器、JK触发器、D触发器和T触发器的逻辑功能。 2.熟悉各类触发器之间逻辑功能的相互转换方法
文档格式:PPT 文档大小:98KB 文档页数:5
一、实验目的 1.掌握CMOS集成门电路的逻辑功能和器件的使用规则。 2.学会CMOS集成门电路主要参数的测试方法
文档格式:PPT 文档大小:908.5KB 文档页数:72
4.1 概 述 4.2 触发器的电路结构与动作特点 4.3 触发器的逻辑功能及其描述方法 4.4 触发器逻辑功能的转换
文档格式:PDF 文档大小:617.11KB 文档页数:76
5.1 引言(Introduction) 5.2 锁存器(Latch) 5.3 触发器(Flip-Flops)的结构与工作原理 5.4 触发器的逻辑功能 (Logic Function of Flip-Flop)
文档格式:PDF 文档大小:883.83KB 文档页数:116
4.0 引言(Introduction) 4.1 组合逻辑电路的分析(Analysis ) 4.2 组合逻辑电路的设计(Design) 4.4 典型的组合逻辑集成电路 4.3 组合逻辑电路中的竟争冒险 4.5 组合可编程逻辑器件(PLD)
文档格式:PDF 文档大小:629.54KB 文档页数:73
8.0 引言 (Introduction ) 8.1 555定时器 (555 Timer) 8.2 多谐振荡器 (Astable Multivibrator) 8.3 单稳态触发器 (Monostable trigger) 8.4 施密特触发器 (Schmitt trigger)
文档格式:PDF 文档大小:1.08MB 文档页数:139
6.1时序逻辑电路的基本概念 Basic Concepts of sequence Logic Circuits 6.2同步时序逻辑电路的分析 Analysis of Synchronous sequence Logic Circuits 6.3同步时序逻辑电路的设计 Design of Synchronous Sequence Logic Circuits 6.4异步时序逻辑电路的分析 Analysis of Asynchronous sequence Logic Circuits 6.5典型时序逻辑集成电路
文档格式:PDF 文档大小:736.64KB 文档页数:105
3.0 概述 3.1 晶体管的开关特性 3.2 TTL逻辑门电路 3.3 MOS逻辑门电路 3.4 逻辑门电路使用中的几个实际问题 3.5 正负逻辑及逻辑符号的变换
首页上页7475767778798081下页末页
热门关键字
搜索一下,找到相关课件或文库资源 804 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有