点击切换搜索课件文库搜索结果(901)
文档格式:PPT 文档大小:238KB 文档页数:30
第六章详细设计 6、1 结构化程序设计 6、2 详细设计工具 6、3 面向数据结构的设计方法
文档格式:PPT 文档大小:183.5KB 文档页数:15
8.1面向对象程序设计概述 8.2类的设计 8.3对象的设计
文档格式:PDF 文档大小:151.55KB 文档页数:7
(1)明确毕业设计的目的、意义和要求 (2)了解毕业设计的指导原则 (3)掌握毕业设计说明书编写方法
文档格式:PPT 文档大小:146KB 文档页数:15
第一章程序设计概述 本章的主要内容包括: 一、程序设计相关概念 二、程序设计基本方法 三、C语言程序组成 四、上机步骤
文档格式:PDF 文档大小:619.99KB 文档页数:14
1.初步了解折叠纸盒的特点与原材料。 2.了解折叠纸盒的主体结构、局部结构和特征结构。 3.掌握管式折叠纸盒结构设计,会设计管式折叠纸盒的平分角,掌握旋转角求解公式,掌握管式折叠纸盒的盒盖与盒底结构设计
文档格式:PDF 文档大小:1.16MB 文档页数:10
为了降低硬件开销,越来越多的加法器电路采用传输管逻辑来减少晶体管数量,同时导致阈值损失、性能降低等问题。本文通过对摆幅恢复逻辑与全加器电路的研究,提出一种基于摆幅恢复传输管逻辑(Swing restored pass transistor logic, SRPL)的全加器设计方案。该方案首先分析电路的阈值损失机理,结合晶体管传输高、低电平的特性,提出一种摆幅恢复传输管逻辑的设计方法;然后,采用对称结构设计无延时偏差输出的异或/同或电路,利用MOS管补偿阈值损失的方式,实现异或/同或电路的全摆幅输出;最后,将异或/同或电路融合于全加器结构,结合4T XOR求和电路与改进的传输门进位电路实现摆幅恢复的高性能全加器。在TSMC 65 nm工艺下,本文采用HSPICE仿真验证所设计的逻辑功能,与文献相比延时降低10.8%,功耗延时积(Power-delay product, PDP)减少13.5%以上
文档格式:PDF 文档大小:753.98KB 文档页数:13
针对龙芯CPU无对应高性能服务器芯片组的现状,设计开发了一种为龙芯CPU筛选芯片组的架构,并实现了一种龙芯CPU和芯片组适配的方法。提出了采用现场可编程门阵列(FPGA)串联在龙芯CPU和即将适配的多组芯片组之间的架构。借助于此架构,设计实现了在CPU和芯片组之间那些暂时不知如何处理的物理信号线的连接方法,设计了两者之间上下电时序配合的调试方法,设计实现了规避两者信号协议差异的方法。借助这种架构和这些方法能够实现同时筛选多款芯片组的目的,避免了以前需要设计多款主板进行适配的情况,节省了重复研发主板的成本;找到了可以适配龙芯CPU的高性能服务器芯片组;其芯片组规格参数和性能高于目前龙芯CPU所用的芯片组,开拓了其在服务器领域的应用
文档格式:PPT 文档大小:23.36MB 文档页数:43
一、装饰性写生的特点 二、装饰表现方法 三、图形设计-花卉写生变化 四、图形设计-风景写生变化 五、图形设计-动物写生变化 六、图形设计-人物写生变化
文档格式:PPT 文档大小:510.5KB 文档页数:37
第四章C程序流程设计 一、C语句概述 二、程序的三种基本结构 三、选择型程序设计 四、循环型程序设计 五、辅助控制语句
首页上页7677787980818283下页末页
热门关键字
搜索一下,找到相关课件或文库资源 901 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有