综合搜索课件包文库(902)
文档格式:PPT 文档大小:492KB 文档页数:15
6-5、负反馈对放大电路性能的影响 6.5.1稳定放大倍数 对于深度负反馈A=稳定
文档格式:PPT 文档大小:2.05MB 文档页数:70
一、单极型MOS(Metal Oxide Semiconductor)集成电路分PMOS、NMOS和CMOS三种。 二、NMOS电气性能较好,工艺较简单,适合制作高性能的存储器、微处理器等大规模集成电路。 三、而由NMOS和PMOS构成的互补型CMOS电路以其性能好、功耗低等显著特点,得到愈来愈广泛的应用。 四、主要介绍NMOS和CMOS门电路
文档格式:DOC 文档大小:4.87MB 文档页数:49
实验一 TTL集成逻辑门的逻辑功能与参数测试.1 实验二 组合逻辑电路的设计与测试.8 实验三 译码器及其应用.11 实验四 数据选择器及其应用.18 实验五 触发器及其应用.25 实验六 计数器及其应用.31 实验七 移位寄存器及其应用.37 实验八 555定时电路及其应用.45
文档格式:PPT 文档大小:1.91MB 文档页数:41
一、单极型MOS(Metal Oxide Semiconductor)集成电路分PMOS、NMOS和CMOS三种。 二、NMOS电气性能较好,工艺较简单,适合制作高性能的存储器、微处理器等大规模集成电路。 三、而由NMOS和PMOS构成的互补型CMOS电路以其性能好、功耗低等显著特点,得到愈来愈广泛的应用。 四、主要介绍NMOS和CMOS门电路
文档格式:PDF 文档大小:71.62KB 文档页数:6
这章的习题可以分为两种类型:一类是用 Verilog hDl语言描述一个逻辑 电路;另一类是根据 Verilog HDl谙言的描述画出相应的逻辑电路图 用 Verilog HDL语言描述一个逻辑电路 解题方法和步骤:
文档格式:PPT 文档大小:964KB 文档页数:122
一、传统的硬件设计方法 二、传统的设计方法是自下而上的设计方法 三、采用通用的元器件 四、后期进行仿真,浪费大,设计周期长 五、主要设计文件是电路原理图,可读性差,文件量大
文档格式:PPT 文档大小:1.59MB 文档页数:26
前面所分析的逻辑电路,基于输入/输出都是在稳定的逻辑电平下进 行的,没有考虑动态变化状态。实际上,输入信号有变化,或者某个变 量通过两条以上路经到达输出端。由于路经不同,到达的时间就有先有 后,这一现象叫做竞争
文档格式:PPT 文档大小:783.5KB 文档页数:16
第十八讲交流负反馈对放大电路性能的影响 一、提高放大倍数的稳定性 二、改变输入电阻和输出电阻 三、展宽频带 四、减小非线性失真 五、引入负反馈的一般原则
文档格式:DOC 文档大小:4.17MB 文档页数:15
一、选择合适答案填入空内。 (1)集成运放电路采用直接耦合方式是因为 A.可获得很大的放大倍数B.可使温漂小 C.集成工艺难于制造大容量电容 (2)通用型集成运放适用于放大 A.高频信号 B.低频信号 C.任何频率信号
文档格式:DOC 文档大小:981KB 文档页数:6
5.1.1分析图题5.1.1所示电路的功能,列出功能表 5.1.2用基本RS触发器消除手动开关因机械振动而产生的电压、电流波形毛刺的电路如图题5.1.2所示,试画出在按钮开关S由位置A到B有触点振动时,触发器Q、Q端的波形
首页上页7778798081828384下页末页
热门关键字
搜索一下,找到相关课件或文库资源 902 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有