点击切换搜索课件文库搜索结果(900)
文档格式:PPT 文档大小:7.73MB 文档页数:99
常用组合逻辑电路种类很多,主要有全加器、 译码器、编码器、多路选择器、多路分配器、数 值比较器、奇偶检验电路等。 常用组合电路均有中规模集成电路(MSI)产 品。 MSI组合部件具有功能强、兼容性好、体积 小、功耗低、使用灵活等优点,因此得到广泛应 用。本节主要介绍几种典型MSI组合逻辑部件的 功能及应用
文档格式:PPT 文档大小:826KB 文档页数:48
1.原理:在控制信号作用下,从多个输入中每次选中一个输出。因此又称多路开关(Multiplexer-MUX)。是计算机系统中使用最多的一类中规模器件
文档格式:PDF 文档大小:1.16MB 文档页数:10
为了降低硬件开销,越来越多的加法器电路采用传输管逻辑来减少晶体管数量,同时导致阈值损失、性能降低等问题。本文通过对摆幅恢复逻辑与全加器电路的研究,提出一种基于摆幅恢复传输管逻辑(Swing restored pass transistor logic, SRPL)的全加器设计方案。该方案首先分析电路的阈值损失机理,结合晶体管传输高、低电平的特性,提出一种摆幅恢复传输管逻辑的设计方法;然后,采用对称结构设计无延时偏差输出的异或/同或电路,利用MOS管补偿阈值损失的方式,实现异或/同或电路的全摆幅输出;最后,将异或/同或电路融合于全加器结构,结合4T XOR求和电路与改进的传输门进位电路实现摆幅恢复的高性能全加器。在TSMC 65 nm工艺下,本文采用HSPICE仿真验证所设计的逻辑功能,与文献相比延时降低10.8%,功耗延时积(Power-delay product, PDP)减少13.5%以上
文档格式:PPT 文档大小:644KB 文档页数:70
1. 先看一个VHDL代码的例子 2. 简单代码结构:端口定义和电路逻辑表达 3. 代码文件命名 4. 进程(PROCESS) 5. VHDL代码中的:Port,Siganl,Variable 6. 学会简单VHDL设计的三板斧 7. VHDL与C 代码中的函数 的区别 ? 8. 操作符 & 数据类型 & 赋值语句 9. 逻辑分支语句:IF;CASE, 10. 循环语句(LOOP)
文档格式:PDF 文档大小:1.21MB 文档页数:88
本章纲要: 1.被动组件电路仿真与分析 2.RC电路仿真与分析 3.RLc电路仿真与分析 4.整流电路仿真与分析 5.LED电路仿真与分析 6.基本晶体管电路仿真与分析 7.无稳多谐振荡电路仿真与分析 8.高通电路模拟与分析 9.555电路仿真与分析 10.基本逻辑闸仿真与分析 11.正反器模拟与分析 12.4017模拟与分析
文档格式:PPT 文档大小:1.29MB 文档页数:66
第三章集成门电路与触发器 本章知识要点: 一、半导体器件的开关特性; 二、逻辑门电路的功能、外部特性及使用方法; 三、常用触发器的功能、触发方式与外部工作特性
文档格式:DOC 文档大小:2.19MB 文档页数:15
当得到代码形式的状态表后,只要选定确定电路状态的触发器的类型,就可导出各触发器的激励函数和电路的输出函数,将其电路实现便得到时序电路的逻辑图。如首先得到的是符号形式的状态表,需将其进行状态分配,得到符号形式的状态表。 一、确定激励函数(Excitation Function) 二、确定输出函数(Output Function)
文档格式:PPT 文档大小:814KB 文档页数:62
3.1组合逻辑电路的分析方法和设计方法 3.2编码器 3.3译码器 3.4算术运算电路
文档格式:PPT 文档大小:620KB 文档页数:50
1.指令格式 格式、寻址方式、 指令类型设置 寄存器、ALU、数 据通路设置 画流程图(寄存器传送级) 列操作时间表 组:列逻辑式,形 成逻辑电路 微:
文档格式:PPT 文档大小:2.32MB 文档页数:53
一、卡诺图化简法直观方便,过程简单明了,但只适合于变量数<=4的函数。 二、Q-M(Quine-McCluskey) 法和卡诺图法的化简思路是一致的:两相邻最小项可以合并,消去一个变量. [1952,1956]
首页上页7879808182838485下页末页
热门关键字
搜索一下,找到相关课件或文库资源 900 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有