点击切换搜索课件文库搜索结果(990)
文档格式:PPT 文档大小:140KB 文档页数:4
《数字电路习题及演示》 第二章 逻辑代数基础习题
文档格式:PPT 文档大小:2.11MB 文档页数:47
第一节 概述 第二节 可编程阵列逻辑器件(PAL) 第三节 通用阵列逻辑GAL器件 第四节 现场可编程门阵列FPGA
文档格式:PPT 文档大小:297.5KB 文档页数:8
缩小电路的体积、减小连线、提高电路的可靠性,使设计的 工作量大为减少 多路选择器、译码器、全加器和只读存储器 逻辑函数式对照法
文档格式:PPT 文档大小:857.5KB 文档页数:46
清华大学:数字逻辑_门(gate)电路
文档格式:PPT 文档大小:1.66MB 文档页数:45
4.19 解: 设计思路:用同余的概念,也就是说 (0011)余3BCD → (0000)8421BCD
文档格式:PPT 文档大小:1.04MB 文档页数:56
1. 工作描述 可用以下四组方程来描述:激励方程、状态方程、输出方程、时钟方程
文档格式:PPT 文档大小:1.78MB 文档页数:26
本章主要介绍二部分内容:
文档格式:PPT 文档大小:481.5KB 文档页数:30
数字集成电路的设计流程 设计输入:以电路图或HDL语言的形式形成 电路文件;输入的文件经过编译后,可以 形成对电路逻辑模型的标准描述; 逻辑仿真(功能仿真):对如上形成的逻 辑描述加入输入测试信号,检查输出信号 是否满足设计要求;在此没有考虑任何时 间关系,只是检测逻辑是否有错;
文档格式:PPT 文档大小:452KB 文档页数:22
数字集成电路的设计流程 设计输入:以电路图或HDL语言的形式形成 电路文件;输入的文件经过编译后,可以 形成对电路逻辑模型的标准描述; 逻辑仿真(功能仿真):对如上形成的逻 辑描述加入输入测试信号,检查输出信号 是否满足设计要求;在此没有考虑任何时 间关系,只是检测逻辑是否有错;
首页上页8283848586878889下页末页
热门关键字
搜索一下,找到相关课件或文库资源 990 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有