点击切换搜索课件文库搜索结果(176)
文档格式:PDF 文档大小:254.13KB 文档页数:31
第一章作业 1. Top_Down设计方法主要包括哪几个层 次?分别包含什么内容? 2. 什么是IP核?学习VHDL与掌握IP核技 术的关系是什么? 7. FPGA/CPLD的主要优缺点是什么? ASIC的主要优缺点是什么?
文档格式:PDF 文档大小:614.06KB 文档页数:27
1.文本编辑:用任何文本编辑器都可以进行,也可以用专用的 HDL编辑环境。通常VHDL文件保存为.vhd文件 2.功能仿真:将文件调入HDL仿真软件进行功能仿真,检查逻辑 功能是否正确(也叫前仿真,对简单的设计可以跳过这一步, 只在布线完成以后,进行时序仿真)
文档格式:PDF 文档大小:101.32KB 文档页数:11
时序电路的信号变化特点: 同步时序电路以时钟信号为驱动;电路内部信号的变化 (或输出信号的变化)只发生在特定的时钟边沿;其他时刻 输入信号的变化对电路不产生影响;
文档格式:PDF 文档大小:83.85KB 文档页数:7
VHDL 允许用户自行定义类型; 自定义类型的元素实际上全部来自预定义类型; 用户定义类型必须在使用以前进行类型说明; (在结构体、函数、过程、进程的说明部分进行说明) 最常用的用户定义类型形式为:
文档格式:PDF 文档大小:124.57KB 文档页数:6
并行语句 顺序语句 体现电路硬件的特点:各元件/信号相互影响,同时发生变化 体现设计人员的思路:现象的因果关系、局部与整体的关系 并行语句 模拟结构体中电路硬件的变化特点
文档格式:PDF 文档大小:97.63KB 文档页数:10
Mealy 状态机设计要点: 设定若干状态; 用输入和状态控制进程; 用 case 语句分别选择每一个状态; 用 if 语句确定输入条件,指定相应的下一状态和输出值; 输出立即赋值(使用一个进程);
文档格式:DOC 文档大小:28.5KB 文档页数:2
合肥工业大学:《EDA技术与应用》精品课程教学资源(文献资料)[VHDL]硬件描述语言的诞生与发展
文档格式:PPT 文档大小:645.5KB 文档页数:58
1. 什么是有限状态机? 2. FSM的应用 3. 使用FSM设计电路有何好处? 4. VHDL代码FSM的组成、分类 5. 单进程状态机 & 多进程状态机 6. Moore状态机 & Mealy状态机 7. 状态编码的选择 8. 状态机应用实例:SDRAM控制器
文档格式:PPT 文档大小:574.5KB 文档页数:31
14. 复杂代码设计要领 15. 层次化设计与元件语句(component ) 16. 代码复制(generate定义语句) 17. 复杂电路的代码结构
文档格式:PPT 文档大小:71.5KB 文档页数:3
一、逻辑代数基础 二、组合逻辑电路 三、常用集成时序逻辑器件及应用 四、脉冲波形的产生与变换 五、存储器和可编程逻辑器件 六、集成逻辑门 七、触发器 八、时序逻辑电路 九、用VHDL进行数字系统设计
首页上页678910111213下页末页
热门关键字
搜索一下,找到相关课件或文库资源 176 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有