点击切换搜索课件文库搜索结果(1461)
文档格式:PPT 文档大小:1.07MB 文档页数:34
根据功能要求,实现具体电路设计,本节分为用门电路设计和用中规模功能器件设计。 一、采用门电路设计 1、一般设计方法 设计过程与分析过程正好相反,其步骤如下: (1)搞清功能要求,明确因果关系,设置输入、输出变量
文档格式:PDF 文档大小:5.03MB 文档页数:30
实验一基本门电路逻辑功能测试 实验二加法器的设计与应用 实验三译码器和数据选择器的设计及应用 实验四优先编码器的设计(EWB) 实验五触发器的设计及应用 实验六计数器的设计 实验七555定时器
文档格式:PDF 文档大小:432.87KB 文档页数:26
在前面九章学习的基础上,通过本章十个阶段的练习,一定能逐步掌握 Verilog hdl设计的 要点。我们可以先理解样板模块中每一条语句的作用,然后对样板模块进行综合前和综合后 仿真,再独立完成每一阶段规定的练习。当十个阶段的练习做完后,便可以开始设计一些简 单的逻辑电路和系统。很快我们就能过渡到设计相当复杂的数字逻辑系统。当然,复杂的数 字逻辑系统的设计和验证,不但需要系统结构的知识和经验的积累,还需要了解更多的语法 现象和掌握高级的 Verilog hdl系统任务,以及与C语言模块接口的方法(即PLI),这些已 超出的本书的范围。有兴趣的同学可以阅读 Verilog语法参考资料和有关文献,自己学习, 我们将在下一本书中介绍 Verilog较高级的用法
文档格式:PPT 文档大小:2.76MB 文档页数:121
7.1集成计数器 7.2集成寄存器和移位寄存器 7.3序列信号发生器 7.4以MSI为核心的同步时序电路的分析与设计
文档格式:PDF 文档大小:36.19KB 文档页数:4
一、实验目的 1.熟悉中规模集成电路计数器的功能及应用。 2.进一步熟悉数字逻辑实验箱中的译码显示功能
文档格式:PDF 文档大小:32.85KB 文档页数:5
一、实验目的 1.掌握中规模 4 位双向移位寄存器逻辑功能及使用方法。 2.熟悉移位寄存器的应用:实现数据的串行、并行转换和构成环形计数器
文档格式:PDF 文档大小:96.81KB 文档页数:4
2.1 有两个TTL与非门G1和G2,测得它们的关门电平分别为: UOFF1=0.8 V, UOFF2=1.1V;开门电平分别为:UON1=1.9V, UON2=1.5 V。它们的输出高电平和低 电平都相等,试判断何者为优(定量说明)。 2.2 试判断图题2.2所示TTL电路能否按各图要求的逻辑关系正常工作? 若电路的接法有错,则修改电路。 图题 2.2
文档格式:PDF 文档大小:29.82KB 文档页数:3
5.1 分析图题 5.1 所示时序电路的逻辑功能,假设电路初态为 000,如果在 CP 的 前六个脉冲内,D 端依次输入数据 1, 0, 1, 0, 0, 1,则电路输出在此六个脉冲 内是如何变化的?
文档格式:PDF 文档大小:119.56KB 文档页数:4
一、填空题 (每题 1. 5 分,共 30 分 ) 1.(27)10=( )2 =( )8421BCD 2.(11001)2 =( )10 3.逻辑函数 Y= A+B+ C D 的反函数 Y = ,对偶式 Y ′ =
文档格式:PPT 文档大小:1.14MB 文档页数:30
例一:下图电路中74157是四位二选一,其输 出端的逻辑表达式为Y=E(A D0+AD1 ),7485是 四位数字比较器
首页上页8788899091929394下页末页
热门关键字
搜索一下,找到相关课件或文库资源 1461 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有