点击切换搜索课件文库搜索结果(990)
文档格式:DOC 文档大小:33KB 文档页数:2
设计可控的计数器、寄存器、译码及显示驱动电路。 设计系统顶层电路 进行功能仿真和时序仿真
文档格式:PPT 文档大小:1.71MB 文档页数:58
设计一个单片机测控系统,一般可分为四个步骤: (1)需求分析,方案论证和总体设计阶段 需求分析:被测控参数的形式(电量、非电量、模拟 量、数字量等)、被测控参数的范围、性能指标、 系统功能、工作环境、显示、报警、打印要求等。 方案论证:根据要求,设计出符合现场条件的软硬件 方案,又要使系统简单、经济、可靠,这是进行方 案论证与总体设计一贯坚持的原则
文档格式:PPT 文档大小:1.61MB 文档页数:181
8.1 硬件设计概述 8.2 DSP系统的基本设计 8.3 DSP的电平转换电路设计 8.4 DSP存储器和I/O的扩展 8.5 DSP与A/D和D/A转换器的接口 8.6 DSP系统的硬件设计实例
文档格式:PPT 文档大小:4.27MB 文档页数:45
8.1 地形图的识读 8.2 地形图应用的基本内容 8.3 图形面积的量算 8.4 地形图在工程规划和设计中的应用 8.5 数字地形图的应用
文档格式:PPT 文档大小:1.58MB 文档页数:68
一、同步时序电路的设计 1.设计步骤 (1)建立原始状态表和状态图 原始的含义:是指没有经过简化而获得的状态 转移表和状态转移图。 对于原始状态表和状态图的要求是: 保证其绝对的正确性,确保状态无遗漏, 状态转移关系的正确
文档格式:DOC 文档大小:796KB 文档页数:13
实验一 三人多数表决电路 实验二 用 74LS161 设计同步 12 进制计数器 实验三 用 VHDL 文本设计输入方法 实现组合逻辑电路 实验四 用 VHDL 文本设计输入方法 实现触发器 实验五 利用例化语句进行层次化设计 实验六 并行置位的移位寄存器 实验七 数字频率计设计 实验八 有限状态机设计——用状态机实现序列检测器的设计
文档格式:PPT 文档大小:585KB 文档页数:34
6.5.5同步时序逻辑电路设计举例 例: 设计一个“11.序列检测器,用来检测串行二进制序列,要求每当连续输入3个(或3个以上)1时,检测器输出为1,否则输出为0。其典型输入输出序列如下: 输入x:0111011110 输出Z:0001000110
文档格式:PPT 文档大小:814KB 文档页数:62
3.1组合逻辑电路的分析方法和设计方法 3.2编码器 3.3译码器 3.4算术运算电路
文档格式:PDF 文档大小:2.3MB 文档页数:41
6.1 输入缓冲器 6.2 输出缓冲器 6.3 ESD保护电路 6.4 三态输出的双向I/O缓冲器
文档格式:DOCX 文档大小:17.17MB 文档页数:145
第一章 绪论 第二章 计算机控制系统设计的硬件基础 第三章 计算机控制系统数学基础 第四章 计算机控制系统分析 第五章 计算机控制系统的间接设计法 第六章 计算机控制系统的直接设计法 第七章 数字控制器的状态空间设计方法 第八章 计算机控制系统设计 第九章 新型计算机控制系统 第十章 计算机控制系统的可靠性设计
首页上页8990919293949596下页末页
热门关键字
搜索一下,找到相关课件或文库资源 990 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有