点击切换搜索课件文库搜索结果(315)
文档格式:DOC 文档大小:72.5KB 文档页数:6
第二章计算机指令集结构设计 2.1名词解释 1.堆栈型机器一—CPU中存储操作数的单元是堆栈的机器 2.累加型机器——CPU中存储操作数的单元是累加器的机器。 3.通用寄存器型机器一CPU中存储操作数的单元是通用寄存器的机器 4.CISC—一复杂指令集计算机 5.RISC—一精简指令集计算机
文档格式:PPS 文档大小:1.3MB 文档页数:43
一、CPU主要技术 二、处理器发展历程 三、CPU选购与辩别 四、关于超频问题
文档格式:PDF 文档大小:492.88KB 文档页数:31
CPU 是计算机硬件组成的核心部分。本章将详细介绍 CPU 的功能及基本组成,指令周期,时序发生器,组合逻辑控制器,微程序控制器及其设计技术,典型 CPU 的结构,并行处理技术等
文档格式:PPT 文档大小:338KB 文档页数:54
• 4.1 存储器的概念、分类和要素 •4.1.1 简介 •4.1.2 半导体存储器的分类 •4.1.3 选择存储器件的考虑因素 • 4.2 随机读写存储器(RAM) •4.2.1 静态RAM •4.2.2 动态RAM •4.2.3 几种新型的RAM 技术及芯片类型 • 4.3 只读存储器(ROM) •4.3.1 掩膜ROM •4.3.2 可擦除可编程的ROM(EPROM) •4.3.3 电可擦可编程ROM(EEROM) • 4.4 CPU与存储器的连接 •4.4.1 CPU与存储器的连接时应注意的问题 •4.4.2 存储器片选信号的产生方式和译码电路 •4.4.3 CPU(8088系列)与存储器的连接 • 4.5 IBM-PC/XT中的存储器,扩展存储器 •4.5.1 存储空间的分配 •4.5.2 ROM子系统 •4.5.3 RAM子系统 4.5.4 寻址范围 •4.5.4 寻址范围 •4.5.5 存储器的管理 •4.5.6 高速缓存器Cache
文档格式:PPT 文档大小:437KB 文档页数:37
7.1概述 7.2CPU与外设数据传送的方式 7.3可编程计数器/定时器8253
文档格式:PPT 文档大小:1.3MB 文档页数:41
第二章微处理器原理与体系结构 1.微处理器概述 2.IA-32微处理器 3.IA-32流水线结构 4.IA-32存储器组织 5.a-32CPU的时序 6.飞速发展的CPU
文档格式:PPT 文档大小:4.59MB 文档页数:186
第三章流水线技术 流水线技术是提高CPU性能和运算部 结件性能的一类主要技术,也是现代计算 机系统设计中的一项关键技术。 即现代CPU设计的关键是高性能的流 水线
文档格式:PPT 文档大小:16.5KB 文档页数:1
分时操作系统具有以下特性: 1.同时性:又称多路性,若干个终端用户同时联机使用计算机,分时就是指多个用户分享使用同一台计算机。每个终端用户感觉上好像他独占了这台计算机。 2.独立性:终端用户彼此独立,互不干扰,每个终端用户感觉上好像他独占了这台计算机。 3.及时性:终端用户的立即型请求(即不要求大量CPU时间处理的请求)能在足够快的时间之内得到响应。这一特性与计算机CPU的处理速度、分时系统中联机终端用户数和时间片的长短密切相关
文档格式:PPT 文档大小:614KB 文档页数:55
本章主要讨论: 一、运算器 二、cP组成控制 三、数据通路结构 四、与外部的连接 五、CPU工作原理 六、指令的执行过程
文档格式:PPT 文档大小:874KB 文档页数:33
一、输入/输出(I/O)接口是CPU与外设之间传送信息的一个界面(或连接部件) 二、接口通过三总线与CPU相连
上页12345678下页末页
热门关键字
搜索一下,找到相关课件或文库资源 315 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有