当前位置:高等教育资讯网  >  中国高校课件下载中心  >  大学文库  >  浏览文档

《微机原理与接口技术》课程教学资源(PPT课件)第七章 8086时序

资源类别:文库,文档格式:PPT,文档页数:33,文件大小:676.5KB,团购合买
1.有利于我们深入了解指令的执行过程 2.有利于我们在编程时适当选用指令以缩短指令的存贮空间和指令执行时间 3.CPU与存贮器或I/O端口连接时,要考虑如何实现时序上的配合
点击下载完整版文档(PPT)

networking mobile communication internet 侃 搜囗技成

Z-END

第七章节 8086时序

时钟周期(T状态周期) 机器周期(总线周期) 1时序概念:指令周期 空闲状态周期T1 等待周期T 存储器及外设读写周期 2奥型总线周期3中断响应周期 总线请求响应周期

第七章 8086时序 1.时序概念: 时钟周期(T状态周期) 机器周期(总线周期) 指令周期 空闲状态周期TI 等待周期Tw 2.典型总线周期 存储器及外设读写周期 中断响应周期 总线请求/响应周期

/1有利于我们深入了解指令的执行过程 2有利于我们在编程时适当选用指令以缩短指 令的存贮空间和指令执行时间 3.CPU与存贮器或I/Oo端口连接时,要考虑如何 实现时序上的配合 4.微型机用于实时控制时,必须估计或计算cPU 完成操作所需时间以便与控制过程配合

第七章 8086时序 1.有利于我们深入了解指令的执行过程 2.有利于我们在编程时适当选用指令以缩短指 令的存贮空间和指令执行时间 3.CPU与存贮器或I/O端口连接时,要考虑如何 实现时序上的配合 4. 微型机用于实时控制时,必须估计或计算CPU 完成操作所需时间,以便与控制过程配合 举例

第七章8086时序三 7.1)概述 、概念 1时钟周期(T状态周期 Clock Cycle) 微处理器内部操作的最基本时钟单元,宽 度为时钟信号相邻两上升沿之间的时钟间隔

第七章 8086时序 1.时钟周期 (T状态周期Clock Cycle) T1 T2 T3 T4 7.1 概 述 微处理器内部操作的最基本时钟单元,宽 度为时钟信号相邻两上升沿之间的时钟间隔。 一、概念

第七章8086时序三 2机器周期(总线周期 Bus Cycle) 微机处理器BIU与外部电路之间进行一次数 据传送操作所占用的时间,包含若干个时钟周 期。 总线周期 总线周期 CLK AD 地址 数据 地址 数据

第七章 8086时序 2.机器周期(总线周期Bus Cycle) 微机处理器BIU与外部电路之间进行一次数 据传送操作所占用的时间,包含若干个时钟周 期。 T1 T2 T3 T4 TI T1 T2 T3 T4 总线周期 总线周期 AD 地址 数据 地址 CLK 数据

第七章8086时序三 3指令周期( Instruction Cycle) 执行一条指令所需要的时间,由一至若干 个机器周期组成

第七章 8086时序 3.指令周期(Instruction Cycle) 执行一条指令所需要的时间,由一至若干 个机器周期组成

第七章8086时序三 二、基本机器周期 1存储器读和外设读周期 2存储器写和外设写周期 3中断响应周期 4总线请求/响应周期

第七章 8086时序 二、基本机器周期 1.存储器读和外设读周期 2.存储器写和外设写周期 3.中断响应周期 4.总线请求/响应周期

第七章8086时序三 72)型总线周期分析 Intel8086微处理器采用总线复用操作方式 8086的16位数据总线和地址总线的低16位是共用 的,典型的总线周期如图 总线周期 总线周期 CLK AD→地址〉 地址 数据

第七章 8086时序 7.2 典型总线周期分析 Intel 8086微处理器采用总线复用操作方式 8086的16位数据总线和地址总线的低16位是共用 的,典型的总线周期如图 T1 T2 T3 T4 TI T1 T2 T3 T4 总线周期 总线周期 AD 地址 数据 地址 CLK 数据

第七章8086时序三 在没有插入等待时钟周期Tw的情况下,总线周期 由4个时钟周期组成,即图中T1、T2、T3、T4 在T期间CPU把存储器或外设的地址放到总线上, 这些地址信息由ALE控制锁存到地址锁存器中,以 便使总线上可以传送数据信息。 T2期间分时复用的地址数据总线处于高阻态,以 便为读入或写出数据作准备。 在T3和T期间,读或写的数据出现在总线上,以使 完成读或写的操作

第七章 8086时序 • 在没有插入等待时钟周期TW的情况下,总线周期 由4个时钟周期组成,即图中T1、T2、T3、T4 • 在T1期间CPU把存储器或外设的地址放到总线上, 这些地址信息由ALE控制锁存到地址锁存器中,以 便使总线上可以传送数据信息。 • T2期间分时复用的地址/数据总线处于高阻态,以 便为读入或写出数据作准备。 • 在T3和T4期间,读或写的数据出现在总线上,以使 完成读或写的操作

点击下载完整版文档(PPT)VIP每日下载上限内不扣除下载券和下载次数;
按次数下载不扣除下载券;
24小时内重复下载只扣除一次;
顺序:VIP每日次数-->可用次数-->下载券;
共33页,可试读12页,点击继续阅读 ↓↓
相关文档

关于我们|帮助中心|下载说明|相关软件|意见反馈|联系我们

Copyright © 2008-现在 cucdc.com 高等教育资讯网 版权所有