也子我不 第15章组合逻辑电路 152中规模组合 逻辑电路的应用 1521编码器( Encoder 1522译码器( Decoder) 回国
15.2中规模组合 逻辑电路的应用 15.2.1 编码器(Encoder) 15.2.2 译码器(Decoder)
也子我不 第15章组合逻辑电路 152.1编码器( Encoder) 信1 H1代 息编码器码 输 入编码器框图 出 1.编码器的含义 编码:用文字、符号或者数码表示特定信息的过程 编码器:能够实现编码功能的电路 分类:二进制编码器2n或 普通编码器 二十进制编码器10-4-(优先编码器
15.2.1 编码器(Encoder) 编码:用文字、符号或者数码表示特定信息的过程 二进制编码器 二—十进制编码器 分类: 普通编码器 优先编码器 2 n→n 10→4 或 Y1 I1 编 码 器 Y2 Ym I2 In 代 码 输 出 信 息 输 入 编 码 器 框 图 编码器:能够实现编码功能的电路. 1. 编码器的含义
也品子线 第15章组合逻辑电路 2.二进制编码器 用m位二进制代码对N=2个信号进行编码的电路 1.3位二进制编码器(8线-3线) 2 输入 203位 && Y1输 二进制 出 编码器 8个输入端为低电平有效、为输 当某一个输入端为低电平时,输出与该输入端对应的 3位二进制代码。 真值表如下 回国
2.二进制编码器 用 n 位二进制代码对 N = 2n 个信号进行编码的电路 1. 3 位二进制编码器(8 线- 3 线) 输 入 输 出 & & & Y2 Y1 Y0 7 6 5 4 I I I I 3 2 I I 1 0 I I 8个输入端为低电平有效,Y0、Y1、Y2为输出端 3 位 二进制 编码器 Y2 Y1 Y0 1 I 0 I 2 I 3 I 4 I 5 I 6 I 7 I 当某一个输入端为低电平时,输出与该输入端对应的 3位二进制代码。 真值表如下:
也子我不 第15章组合逻辑电路 输入 输出 011421314151617 Y2Y YO 01111111 000 10111111 000 11011111 000 11101111 000 11110111 000 11111011 000 11111101 000 11111110 000 回国
输 入 输 出 0 1 2 3 4 5 6 7 I I I I I I I I Y2 Y1 Y0 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
也子我不 第15章组合逻辑电路 由真值表可得如下结论 当1有一个为低电平时,Y就为高电平,全为高 电平,输出为低电平 当I21一个为低电平时,H1就为高电平,全为高 电平,输出为低电平 当141有一个为低电平时,H2就为高电平,全为高 电平,输出为低电平 因逻辑图中使用的是与非门,所以输出与输入的逻 辑关系表达式为: 41516“17 21316 7,10=1·l3 517 若使用与门构成,则输入信号将变为高电平有效 回回国
由真值表可得如下结论: 当 中有一个为低电平时,Y0 就为高电平,全为高 电平,输出为低电平; 1 3 5 7 I I I I 当 中有一个为低电平时,Y1 就为高电平,全为高 电平,输出为低电平; 2 3 6 7 I I I I 当 中有一个为低电平时,Y2 就为高电平,全为高 电平,输出为低电平; 4 5 6 7 I I I I 因逻辑图中使用的是与非门,所以输出与输入的逻 辑关系表达式为: 2 3 6 7 Y1 = I I I I 4 5 6 7 Y2 = I I I I 1 3 5 7 Y0 = I I I I 若使用与门构成,则输入信号将变为高电平有效
也子线 第15章组合逻辑电路 15,2.2译妈器( Decoder) 1.译码的含义 译码:编码的逆过程,将二进制代码翻译为原来的含 义,完成这种功能的电路为译码器 2.译码器的种类 分为通用译码器和显示译码器两大类 (1)通用译码器 通用译码器包括变量译码器和变换译码器 (a)变量译码器 变量译码器是n线2线译码 4线-16线译码器74154Mx码 常用的有 0 A1°二进制 3线—8线译码器74LS138 -1
15.2.2 译码器(Decoder) 译码:编码的逆过程,将二进制代码翻译为原来的含 义,完成这种功能的电路为译码器 分为通用译码器和显示译码器两大类 1. 译码的含义 2. 译码器的种类 (1)通用译码器 通用译码器包括变量译码器和变换译码器 (a)变量译码器 变量译码器是n线—2 n线译码器 A0 Y0 A1 An-1 Y1 Ym-1 二进制 译码器 常用的有: … … 3 线 — 8 线译码器 74LS138 4 线 — 16 线译码器 74LS154
也子我不 第15章组合逻辑电路 (b)变换译码器 代码变换译码器是4线10线译码器。 这种译码器驱动能力弱。如:CT5442CC54HC42 (2)显示译码器 与几种显示器配套使用的译码器,分为共阴、共阳 CMOs显示器三种。 (a)TTL共阴显示译码器,以TT标准的高电平点燃 共阴显示器,常用的型号有:74LS48CT54LS48。 (b)TTI共阳显示译码器,以TT标准的低电平点燃 共阳显示器,使用时外接400欧左右的限流电阻,常用的 型号有:CT5449CT54461CT54V。 ( cMOS显示译码器(无共阴、阳之分),常用的有 CC4055C306CC14543CC14544等。 回国
(b)变换译码器 代码变换译码器是4线—10线译码器。 这种译码器驱动能力弱。如:CT5442 CC54HC42 (2) 显示译码器 与几种显示器配套使用的译码器,分为共阴、共阳、 CMOS显示器三种。 (a)TTL共阴显示译码器,以TTL标准的高电平点燃 共阴显示器,常用的型号有:74LS48 CT54LS48。 (b)TTL共阳显示译码器,以TTL标准的低电平点燃 共阳显示器,使用时外接400欧左右的限流电阻,常用的 型号有:CT5449 CT54461 CT54V。 (c)CMOS显示译码器(无共阴、阳之分),常用的有 CC4055 C306 CC14543 CC14544等
也子我不 第15章组合逻辑电路 3.通用译码器的原理 (1)二极管译码器 CC Y3 Y1 2 Ao 回国
3. 通用译码器的原理 (1)二极管译码器 A2 A1 A0 . VCC 0 1 2 3 4 5 6 7 Y Y Y Y Y Y Y Y 1 1 1
也子我不 第15章组合逻辑电路 由电路图可得 1=A244V2=A24140Y4=A12414Y6=A2414 H1=A2A143=42A14Y=A2A414V=A2414 该译码器的功能表为 A2A Aol, Y Y Y r y,Y Yo 面日量 11110000000 回国
Y7 = A2 A1 A0 Y0 = A2 A1 A0 Y1 = A2 A1 A0 Y2 = A2 A1 A0 Y3 = A2 A1 A0 Y4 = A2 A1 A0 Y5 = A2 A1 A0 Y6 = A2 A1 A0 2 1 0 A A A 7 6 5 4 3 2 1 0 Y Y Y Y Y Y Y Y 0 0 0 0 0 0 0 1 0 0 0 0 0 0 1 0 0 0 0 0 0 1 0 0 0 0 0 0 1 0 0 0 0 0 0 1 0 0 0 0 0 0 1 0 0 0 0 0 0 1 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 由电路图可得: 该译码器的功能表为:
也子我不 第15章组合逻辑电路 (2)中规模通用译码器 1.3位二进制3线-8线译码器工作原理: 1①国1国国 Y Y39Y29Y1 &[&[区&國&区&[&[& AAA 2 回国
(2)中规模通用译码器 1. 3 位二进制3线- 8线译码器 0 0 0 工作原理: 1 1 1 1 1 1 1 0 & Y7 & Y6 & Y5 & Y4 & Y3 & Y2 & Y1 & Y0 A2 A2 A1 A1 A0 A0 1 1 1 1 1 1 A2 A1 A0 0 0 1 1 1 1 1 1 1 0 1 0 1 0 1 1 1 1 1 0 1 1 0 1 1 1 1 1 1 0 1 1 1 1 0 0 1 1 1 0 1 1 1 1 1 0 1 1 1 0 1 1 1 1 1 1 1 0 1 0 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1