当前位置:高等教育资讯网  >  中国高校课件下载中心  >  大学文库  >  浏览文档

《单片机原理与应用》课程教学资源(PPT课件讲稿)第七章 MCS-51 存储器的扩展

资源类别:文库,文档格式:PPT,文档页数:20,文件大小:731KB,团购合买
第7章MCS-51存储器的扩展 7.1随机读写存储器RAM的扩展 7.2只读存储器ROM的扩展 7.3地址译码的方法
点击下载完整版文档(PPT)

第7章MCS-51存储器的扩展 71随机读写存储器RAM的扩展 72只读存储器ROM的扩展 73地址译码的方法

第7章 MCS-51存储器的扩展 7.1 随机读写存储器RAM的扩展 7.2 只读存储器ROM的扩展 7.3 地址译码的方法

单片机最小系统 使单片机能运行的最少器件构成的系统 无ROM芯片:8031必须扩展ROM,复位、晶振电路 有ROM芯片:89c51等,不必扩展ROM,只要有复位、晶振电路 8031 74LS573 012340 2Q AAAA3AA 5c p20 □

单片机最小系统 无ROM芯片:8031 必须扩展ROM,复位、晶振电路 有ROM芯片:89c51等,不必扩展ROM,只要有复位、晶振电路 使单片机能运行的最少器件构成的系统

扩展使用的三总线 地址总线:P0—低8位 P2一高8位 数据总线:P0 控制总线:RD、WR、ALE、 PSEN (读、写、地址锁存允许、外程序存储器读选通)

扩展使用的三总线 地址总线:P0-低8位 P2-高8位 数据总线:P0 控制总线:RD、WR、 ALE、 PSEN ( 读、 写、 地址锁存允许、 外程序存储器读选通)

71随机读写存储器RAM的扩展 7.1.1RAM 数据存储器一般采用RAM芯片,这种存储器在电源关 断后,存储的数据将全部丢失。 RAM器件有两大类: 动态RAM(DRAM),一般容量较大,易受干扰,使 用略复杂。 静态RAM(SRAM),在工业现场常使用SRAM

7.1 随机读写存储器RAM的扩展 7.1.1 RAM 数据存储器一般采用RAM芯片,这种存储器在电源关 断后,存储的数据将全部丢失。 RAM器件有两大类: 动态RAM(DRAM),一般容量较大,易受干扰,使 用略复杂。 静态RAM(SRAM),在工业现场常使用SRAM.

712SRAM的引脚 型号:6264前两位数62,表示SRAM后两位64÷8=8k字节容量 62128有128÷8=16k字节容量 6256有256÷8-=32k字节容量 10 Al DI A2 D2 3数 A3 地址总线 6 D3 16总 D5 17线 18 D6 A7 19 D7 A8 211 A10 20 All A12 □10 □1 18 控制总 OE WE □12 17 26 线20 □13 16 匚4 15 6264逻辑图 6264引脚图

7.1.2 SRAM的引脚 6264 逻辑图 6264 引脚图 型号:6264 前两位数62, 表示SRAM 后两位64÷8=8k 字节容量 62128 有128÷8=16k 字节容量 62256 有256÷8=32k 字节容量

7.1.3RAM存储器的连接 存储器与微型机三总线的连接: 1)数据线Do~n DB 连接数据总线DBo~n n 0~n 2)地址线A0~N ABo-N 连接地址总线低位ABo~N AB 3)片选线CS CS 连接地址总线高位ABNx R/W R/W 微型机 存储器 4)读写线OE、W(RW) 连接读写控制线RD、W

4) 读写线OE、WE(R/W) 连接读写控制线RD、WR。 7.1.3 RAM存储器的连接 存储器与微型机三总线的连接: DB0~n AB0~N D0~n A0~N ABN+x CS R/ W R/ W 微型机 存储器 1)数据线 D0~n 连接数据总线 DB0~n 2)地址线 A0~N 连接地址总线低位AB0~N。 3)片选线 CS 连接地址总线高位ABN+x

P 40H Vcc PI PPPPEPPPP AAAAAAA s43 P 39- Po 地 38 PI 址 PI 36H- Po P 用户 P 35{P o 8751 Pa6 P 锁 875134P.sI/O AAAAA 线 8031 bHP RST/VPD-9 32 RXD、P, 1 Pa PPPPP 存 .A, (AB) A TXD、P3 Or ALE/PROG P3,I NTa、P32-12 29一PSEN ALE G 行I、P2-+13 DY TO、P P 控 D 数 26}P 制 P 据 WR,P3-16 25—P2 PSEN 总 RD、P7=17 24}P2 线 XTAL 18 akP EA D线 (CB XTAL I--19 22}-P2 Ale 21}P RESET °+5

7.1.4地址锁存器的原理 8D锁存器 三态门 2D 2 OUT in 8 BD 30 8 AD 4Q SD 5 6D 6Q ZD 7Q SD 80 =D D锁存Q中 D变化时Q不随之变化 (Q?=D)

7.1.4 地址锁存器的原理

地址锁存器芯片 LS573 74Ls273 0 Q2 0 Q3 Q4 Q 2Q 4Q DI QQQQ 6Q OE 8Q C CLR 74LS373与74LS573只是引脚布置的不同。 74LS273的11脚G逻辑与以上相反

地址锁存器芯片 74LS373与74LS573只是引脚布置的不同。 74LS273的11脚G逻辑与以上相反

单片机复用总线结构, ADg-nI D 0~7 数据与地址分时共用一 AD 0~7 NDi QiAO 组总线。 ALE 地址 锁存器 R/W R/W 单片机 存储器 ALE 锁地 锁地 ∨存址 存址 ADoc 地址 数据 地址1数据 输出 有效 输出 有效 人采数 样据 个采数 样据 R/W

单片机复用总线结构, 数据与地址分时共用一 组总线。 ALE 地 址 锁 存 地 址 锁 存 地址 输出 数据 有效 地址 输出 数据 有效 AD0~n 数 据 采 样 数 据 采 样 R/W 单片机 AD0~7 ALE R/W D0~7 A0~7 R/W 存储器 Di Qi G 地址 锁存器 AD8~n A8~n

点击下载完整版文档(PPT)VIP每日下载上限内不扣除下载券和下载次数;
按次数下载不扣除下载券;
24小时内重复下载只扣除一次;
顺序:VIP每日次数-->可用次数-->下载券;
共20页,试读已结束,阅读完整版请下载
相关文档

关于我们|帮助中心|下载说明|相关软件|意见反馈|联系我们

Copyright © 2008-现在 cucdc.com 高等教育资讯网 版权所有