硬件上机验收内容
硬件上机验收内容
第12、14周上机 ◆已知某PC系统的ⅣO地址组选信号OY0:B800H~B81FH, D7 D6 D5 D4D3 D2 DI DO 用24构成O输入电路, 187415244 273构成O输出电路,利MF·m合十画 用138、32等组内译码, IOW 1Y41A4 2Y12A1 13 使得244的读地址为 Y22A2 2Y32A3 15 B803H,273的写地址为 1674LS138 2Y42A4 10E20E 6 Y7 B804H,并结合硬件电路5 编写相应程序,读入输入3 11 42Y 74Ls273 D1012 13 电路中8位输入按键的状 L7 B 14 3D A 态,除向显示器输出结果 13 000 15 外还向输出电路中的8位 7D 发光二极管输出按键信息。5或门 CLK CLR LO 74LS32
第12、14周上机 ❖ 已知某PC系统的I/O地址组选信号IOY0:B800H~ B81FH, 用244构成I/O输入电路, 273构成I/O输出电路,利 用138、32等组内译码, 使得244的读地址为 B803H,273的写地址为 B804H,并结合硬件电路 编写相应程序,读入输入 电路中8位输入按键的状 态,除向显示器输出结果 外还向输出电路中的8位 发光二极管输出按键信息。 G2B G2A C B A G1 6 Y7 5 4 3 2 1 8 16 Y6 VCC Y5 Y4 Y3 Y2 Y1 Y0 15 14 13 12 11 10 9 8 74LS138 或门 74LS32 4 5 6 74LS244 18 16 14 12 9 7 5 3 1 19 1Y2 1Y3 1Y4 2Y1 2Y2 2Y3 2Y4 1Y1 1OE 1A2 1A3 1A4 2A1 2A2 2A3 2A4 1A1 2 4 6 8 11 13 15 17 … … VCC 2OE K7 K6 K0 74LS273 3 4 7 8 13 14 17 18 11 1 2D 3D 4D 5D 6D 7D 8D 1D CLR 2Q 3Q 4Q 5Q 6Q 7Q 8Q 1Q 2 5 6 9 12 15 16 19 … … CLK R7 R0 L7 L0 VCC IOY0 B800-B81F IOW IOR D7 D6 D5 D4 D3 D2 D1 D0
第15周上机(二) 设计利用DAC0832输出周期性的三角波的接口电路;已知 IOW,IOY0:B800HB81FH,D7-0,A15-0,要求采用单缓 冲方式:第一个直通,第二个受控,且 DAC Reg的I/0端 口地址为B806H 提示: 1.受控管脚要由IOw#和B806H共同控制 2.受控管脚为低电平有效,IOW#和B806H也是低电平 有效
第15周上机(二) ➢ 设计利用DAC0832输出周期性的三角波的接口电路;已知 IOW,IOY0:B800H-B81FH,D7-O,A15-0,要求采用单缓 冲方式:第一个直通,第二个受控,且DAC_Reg的I/O端 口地址为B806H。 ➢ 提示: 1. 受控管脚要由IOW#和B806H共同控制 2. 受控管脚为低电平有效,IOW#和B806H也是低电平 有效
第16、17周上机 >请画出延时方式和中断方式采集数据的ADC0809和PC微机 的接口电路;并编写对通道2连续采集16个数据保存、并 在显示器显示结果(十六进制)的程序段;已知 I0Y0: B800H-B8IFH, IRQFIRQ9, IOW, IOR, D7-D0, Al9-AO 等信号;要求通道的数据端口地址为B810,地址/控制端 口地址为B812。 要求: 1.端口地址译码灵活设计; 2.先做采集、保存; 3.2步正确后再在显示器上以十六进制显示结果;
第16、17周上机 ➢ 请画出延时方式和中断方式采集数据的ADC0809和PC微机 的接口电路;并编写对通道2连续采集16个数据保存、并 在显示器显示结果(十六进制)的程序段;已知 IOY0:B800H-B81FH,IRQ=IRQ9,IOW,IOR,D7-D0,A19-A0 等信号;要求通道的数据端口地址为B810,地址/控制端 口地址为B812。 ➢ 要求: 1. 端口地址译码灵活设计; 2. 先做采集、保存; 3. 2步正确后再在显示器上以十六进制显示结果;
第18周上机 利用8255的0方式,设计1位LED动态循环显示:0、1、2、 3、4、5、6、7、8、9、A、b、C、d、E、F的硬件电路 和相应的程序,要求端口地址仅为B861H。 VCC 已知:IOY3:B860H~ 4.7K B87FH 要求: DP 连线清楚(标明管脚名称 管脚号); 4.7K 2.白纸作业; XI 3.实验课调试成功后交; 5 X2 62 X4 Y1 Y2
第18周上机 ➢ 利用8255的0方式,设计1位LED动态循环显示:0、1、2、 3、4、5、6、7、8、9、A、 b、C、 d、E、F的硬件电路 和相应的程序,要求端口地址仅为B861H 。 VCC X1 X2 X3 X4 Y1 Y2 5 4 0 1 6 2 7 3 4.7K 4.7K A DP G VCC 4.7K 4.7K ~ … … ➢ 要求: 1. 连线清楚(标明管脚名称、 管脚号); 2. 白纸作业; 3. 实验课调试成功后交; 已知: IOY3:B860H~ B87FH
硬件复习题 试验教材p114 1,2,4,10,12,19,20
硬件复习题 • 试验教材p114 • 1,2,4,10,12,19,20