正在加载图片...
、两管并联 Ⅰas=lo+l2=(B1+B 9--VG-VT-VD) los=Bef(vG-Vr-vs)--( D B B1+B2 同理可证,N个Vt相等的管子并联使用时 IIβ1 ds B eff 第二节各种逻辑门的实现 与非门 如图2所示为CMOS与非门,它由两个P管和两个N构成,P管并联,N管串联。从 逻辑功能上,它们实现“与非”功能:X=a·b。下面我们讨论与非门电路的驱动能力 问题 Tp 图1CMOS标准反相器 在一个组合逻辑电路中,为了使各种组合门电路之间能够很好地匹配,各个逻辑门的驱 动能力都要与标准反相器相当。即在最坏工作条件下,各个逻辑门的驱动能力要与标准反相二、两管并联: 同理可证,N 个 Vt 相等的管子并联使用时: 第二节 各种逻辑门的实现 一、 与非门 如图 2 所示为 CMOS 与非门,它由两个 P 管和两个 N 构成,P 管并联,N 管串联。从 逻辑功能上,它们实现“与非”功能: 。下面我们讨论与非门电路的驱动能力 问题。 图 1 CMOS 标准反相器 在一个组合逻辑电路中,为了使各种组合门电路之间能够很好地匹配,各个逻辑门的驱 动能力都要与标准反相器相当。即在最坏工作条件下,各个逻辑门的驱动能力要与标准反相 I D S = I D S + I D S = + (V G −V T −V S) − (V G −V T −V D)  2 2 ) 1 2 ( 1 2   ( ) ( )     1 2 2 2  = +       = − − − − − eff I DS eff V G VT V S V G VT V D  = = N i eff i 1   Vd Vs Ids βeff Vg T1 β1 T2 β2 Vs Vd Vg Vg X = a b Vo Vdd Vss Vi Tp Tn
<<向上翻页向下翻页>>
©2008-现在 cucdc.com 高等教育资讯网 版权所有