点击切换搜索课件文库搜索结果(990)
文档格式:PPT 文档大小:264KB 文档页数:22
第九章数模与模数转换电路 9.1D/A转换器 一D/A转换器的基本原理 对于有权码,先将每位代码按其权的大小转换成相应的模拟量,然后将这些模拟量相加,即可得到与数字量成正比的总模拟量,从而实现了数字/模拟转换
文档格式:PPT 文档大小:714KB 文档页数:63
6.5同步时序逻辑电路的设计 同步时序逻辑电路设计又称同步时序逻辑电路 综合,其基本指导思想是用尽可能少的触发器和门 电路来完成设计。 6.5.1同步时序电路设计的一般步骤 1.作原始状态图和状态表; 2.对原始状态表化简; 3.状态分配; 4.选定触发器;5.求出输出函数和激励函数表达式; 6.画出逻辑电路图
文档格式:PPT 文档大小:0.99MB 文档页数:58
7-1可编程逻辑器件PLD概述 7-2可编程逻辑器件PLD的基本单元 7-3可编程只读存储PROM和可编程逻辑阵列PLA 7-4可编程逻辑器件PAL和通用逻辑阵列GAL 7-5高密度可编程逻辑器件 HDPLD原理及应用 7-6现场可编程门阵列FPGA 7-7随机存取存储器(SRAM)
文档格式:PPT 文档大小:1MB 文档页数:72
6.1 脉冲异步时序逻辑电路 6.2 电平异步时序逻辑电路 6.2.1 概述 6.2.2 电平异步时序逻辑电路的分析 6.2.3 电平异步时序逻辑电路反馈回路间的竞争 6. 3 电平异步时序逻辑电路的设计
文档格式:PDF 文档大小:0.98MB 文档页数:29
组合逻辑电路分析与设计 逻辑函数的标准表示方法 只读存储器 常用组合逻辑电路 组合逻辑电路的竞争与冒险 组合逻辑电路的VHDL描述
文档格式:PPT 文档大小:59KB 文档页数:11
课程性质 一、“数字电路与逻辑设计”是计算机各专业必修的一门重要技术基础课。 二、该课程在介绍有关数字系统基本知识、基本理论、及常用数字集成电路的基础上,重点讨论数字逻辑电路分析与设计的基本方法。从计算机的层次结构上讲,“数字逻辑”是深入了解计算机“内核”的一门最关键的基础课程
文档格式:PPT 文档大小:192.5KB 文档页数:17
5.4 时序电路的设计方法 5.4.1 时序电路的设计方法
文档格式:PPT 文档大小:1.03MB 文档页数:52
一、把代码状态的特定含义翻译出来的过程称为译码,实现译码操作的电路称为译码器。 二、译码器就是把一种代码转换为另一种代码的电路
文档格式:DOC 文档大小:2.41MB 文档页数:47
第一章 数字电路实验的基本知识 .1 1.1 数字集成电路 .1 1.2 数字实验 . 2 第二章 数字电路实验.7 实验一 常用电子仪器的使用.7 实验二 门电路的逻辑功能测试及功能转换 .9 实验三 SSI 组合逻辑电路的设计 .16 实验四 MSI 组合逻辑电路的设计 .23 实验五 时序逻辑电路的设计 .26 实验六 555 集成定时器及其应用 .29 第三章 数字电路课程设计 .31 课程设计 1:交通灯逻辑控制电路设计 .31 课程设计 2:十翻二运算电路设计 .37 课程设计 3:数字电子钟逻辑电路设计 .42 附录 部分集成电路引脚图.37
文档格式:PPT 文档大小:516.5KB 文档页数:30
7.1 555集成定时器 7.1.1 5G555定时器的电路结构 7.1.2 定时器的逻辑功能 7.2 施密特触发器 7.2.1 用555定时器构成施密特触发器 7.2.2 集成施密特触发器 7.2.3 施密特触发器的应用 7.3 单稳态触发器 7.3.1 由555定时器构成的单稳态触发器 7.3.2 用施密特触发器构成单稳态触发器 7.3.3 集成单稳态触发器 7.3.4 单稳态触发器的应用 7.4 多谐振荡器 7.4.1 用555定时器构成多谐振荡器 7.4.2 用施密特触发器构成多谐振荡器 7.4.3 石英晶体多谐振荡器
首页上页7891011121314下页末页
热门关键字
搜索一下,找到相关课件或文库资源 990 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有