点击切换搜索课件文库搜索结果(104)
文档格式:PPT 文档大小:2.08MB 文档页数:132
第2节定点加减运算及硬件实现 一、补码的加法 二、补码的减法 三、溢出问题 四、基本的二进制加法器/减法器 第3节定点乘法运算器及硬件实现 第4节定点除法运算器及硬件实现 一、原码除法 二、阵列除法器 第5节定点运算器的组成与结构 一、逻辑运算 逻辑与、或、异或 二、多功能算术/逻辑运算单元 三、定点运算器的基本结构 第6节浮点运算方法和浮点运算器 一、浮点加减法 二、浮点乘除法运算 三、浮点运算器
文档格式:PDF 文档大小:2.95MB 文档页数:66
实验部分 实验一 TTL 门电路实验-1 实验二 组合逻辑电路设计实验-3 实验三 优先编码器与七段译码驱动器应用实验-4 实验四 七段字形显示译码器实验-8 实验五 触发器应用实验-11 实验六 移位寄存器应用实验-13 实验七 移位寄存器设计实验-16 实验八 二进制计数、译码显示电路设计实验-19 实验九 十进制计数、译码、显示实验-22 实验十 门电路应用实验-24 实验十一 555 定时器电路及其应用实验-27 实验十二 D/A 转换器实验-29 实验十三 A/D 转换器实验-32 设计部分 课题 1 时间计数显示系统的设计-34 课题 2 定时控制电路的设计-36 课题 3 数字电子钟系统的设计-37 课题 4 交通信号灯控制器的设计-39 课题 5 转速测量显示系统设计-41 课题 6 电子密码锁的设计-42 课题 7 数显式直流稳压电源设计-44 课题 8 三位数字频率计数系统设计-44 课题 9 智力竟赛抢答器设计-45
文档格式:PPT 文档大小:6.31MB 文档页数:213
3.1 逻辑电路设计文档标准 3.1.1 框图 3.1.2 门的符号标准 3.1.3 信号名和有效级 3.1.4 引端的有效级 3.1.5 引端有效级的变换 3.1.6 图面布局及总线 3.1.7 时间图 3.2 组合电路分析 3.2.1 穷举法 3.2.2 逻辑代数法 3.2.3 利用摩根定律分析 3.2.4 利用卡诺图 3.3 组合电路设计 3.3.1 根据逻辑问题的描述、写出逻辑表达式 3.3.2 逻辑电路的变换 3.4 组合电路中的竞争与险象 3.4.1 竞争现象 3.4.2 险象 3.4.3 险象的判别 3.4.4 险象的消除 3.5 常用MSI组合逻辑器件及应用 3.5.1 译码器 3.5.2 编码器 3.5.3 三态缓冲器 3.5.4 多路选择器 3.5.5 奇偶校验电路 3.5.6 比较器 3.5.7 加法器
文档格式:DOC 文档大小:31KB 文档页数:4
网桥( Bridge)也称桥接器,是连接两个局域网的存储转发设备,用它可以完成具 有相同或相似体系结构网络系统的连接。一般情况下,被连接的网络系统都具有相同的 逻辑链路控制规程(LLC),但媒体访问控制协议(MC)可以不同 网桥是数据链路层的连接设备,准确地说它工作在MAC子层上。网桥在两个局域网 的数据链路层(DDL)间接帧传送信息。 网桥是为各种局域网存储转发数据而设计的,它对末端节点用户是透明的,末端节 点在其报文通过网桥时,并不知道网桥的存在 网桥可以将相同或不相同的局域网连在一起,组成一个扩展的局域网络
首页上页4567891011
热门关键字
搜索一下,找到相关课件或文库资源 104 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有