点击切换搜索课件文库搜索结果(1716)
文档格式:PPT 文档大小:2.55MB 文档页数:67
6.1 换路定则与电压和电流初始值的确定 6.2 RC电路的响应 6.3 一阶线性电路暂态分析的三要素法 6.5 RL电路的响应 6.4 微分电路和积分电路
文档格式:PPT 文档大小:1.2MB 文档页数:52
3含理想电流源支路的处理 引入电流源电压,增加网孔电流和电流源电流的关系方程
文档格式:PPT 文档大小:420KB 文档页数:6
第一章 直流电机 第二章 直流电动机的电力拖动 第三章 变压器 第四章 三相异步电动机 第五章 三相异步电动机的电力拖动 第六章 同步电机 第七章 驱动和控制微电机 第八章 电力拖动系统中电动机的选择
文档格式:PDF 文档大小:2.04MB 文档页数:12
为了改善M2高速钢中的碳化物分布,通过数值模拟详细分析了结晶器旋转对M2高速钢电渣重熔过程温度场、金属熔池形状的影响,并进一步通过实验室双极串联结晶器旋转电渣炉研究了旋转速率对M2高速钢电渣重熔过程的影响。采用扫描电镜观察并分析了结晶器旋转对电渣锭中碳化物形貌、分布的影响;采用小样电解萃取实验,分析了结晶器旋转速率对碳化物组成的影响。结果发现,随着结晶器旋转速率的增加,渣池的高温区从芯部向边部迁移,温度分布更加均匀;金属熔池的深度变浅,两相区的宽度收窄,从而导致局部凝固时间降低、二次枝晶间距减小。与此相对应,随着结晶器旋转速率的增加,M2电渣锭的渣皮更薄、更加均匀,结晶器对电渣锭的冷却强度更大,碳化物网格开始破碎、变薄,碳化物由片状改变为细小的棒状。X射线衍射分析表明,不论结晶器是否旋转,碳化物的类型始终不变,由M2C、MC和M6C组成,但是随旋转速率增加M2C含量增加,MC和M6C含量降低。碳化物组织得以改善的主要原因在于,结晶器旋转导致金属熔池深度降低、两相区宽度收窄,改善了凝固条件,减轻了元素偏析
文档格式:PPT 文档大小:380.5KB 文档页数:3
第一章电路的基本概念与定律 第二章电路分析方法 第三章正弦交流电路 第四章三相交流电路 第五章电路的时域分析 第六章电工测量与安全用电 第八章铁心线圈与变压器 第九章异步电动机 第十章电动机的继电接触控制器
文档格式:PDF 文档大小:1.09MB 文档页数:7
采用挤出式3D打印技术制备锂离子电池电极,选取三元镍钴锰酸锂(LiNi0.5Co0.2Mn0.3O2)作为正极活性材料,以去离子水、羟乙基纤维素和其他添加剂为溶剂来制备性能稳定且适合3D打印技术的锂离子电池正极墨水,利用流变仪、X射线衍射仪、电池测试仪、ANSYS模拟等探究了增稠剂种类和含量、墨水黏度、打印工艺等对墨水流变性质和可打印性能的影响。结果表明:选取羟乙基纤维素/羟丙基纤维素质量比为1∶1混合且质量分数为3%时,所制备的墨水黏度为20.26 Pa·s,此时墨水具有较好的流变性,打印过程出墨均匀,打印电极光滑平整,满足后期墨水的可打印性要求,经模拟分析,墨水黏度对墨水流动性影响明显;电极材料经超声分散、打印、烧结等过程后未造成原有晶体结构的改变;电极首次充放电容量分别为226.5和119.4 mA·h·g?1,经过20次循环后,电池充放电容量的变化率减小并趋于稳定,3D打印电极表现出良好的循环稳定性
文档格式:PPT 文档大小:1.73MB 文档页数:43
9.1 三相异步电动机的结构与工作原理 9.2 三相异步电动机的等效电路及参数 9.3 三相异步电动机的电磁转矩与机械特性 9.4 三相异步电动机的起动、调速和制动 9.5 三相异步电动机的使用
文档格式:PPT 文档大小:1.46MB 文档页数:32
第一节电路和电路模型 第二节电路变量及其参考方向 第三节电阻、电感和电容 第四节电压源和电流源 第五节受控电源 第六节基尔霍夫定律 第七节电功率和电位的计算
文档格式:PPT 文档大小:2.28MB 文档页数:69
电路原理课程介绍 1、电路原理是研究电路中发生的电磁现象,利用电路基本理论和基本定律进行分析计算,是理工类本科生的一门重要基础课程; 2、电路研究内容一般分类及应用方向:
文档格式:PDF 文档大小:1.16MB 文档页数:10
为了降低硬件开销,越来越多的加法器电路采用传输管逻辑来减少晶体管数量,同时导致阈值损失、性能降低等问题。本文通过对摆幅恢复逻辑与全加器电路的研究,提出一种基于摆幅恢复传输管逻辑(Swing restored pass transistor logic, SRPL)的全加器设计方案。该方案首先分析电路的阈值损失机理,结合晶体管传输高、低电平的特性,提出一种摆幅恢复传输管逻辑的设计方法;然后,采用对称结构设计无延时偏差输出的异或/同或电路,利用MOS管补偿阈值损失的方式,实现异或/同或电路的全摆幅输出;最后,将异或/同或电路融合于全加器结构,结合4T XOR求和电路与改进的传输门进位电路实现摆幅恢复的高性能全加器。在TSMC 65 nm工艺下,本文采用HSPICE仿真验证所设计的逻辑功能,与文献相比延时降低10.8%,功耗延时积(Power-delay product, PDP)减少13.5%以上
首页上页134135136137138139140141下页末页
热门关键字
搜索一下,找到相关课件或文库资源 1716 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有