综合搜索课件包文库(224)
文档格式:PPT 文档大小:3.22MB 文档页数:306
第一章 VHDL的程序结构和软件操作 第二章 数据类型与数据对象的定义 第三章 并行赋值语句 第四章 顺序赋值语句 第五章 组合逻辑电路的设计 第六章 时序逻辑电路的设计 第七章 子程序、库和程序包 第八章 CPLD和FPGA的结构与工作原理 第九章 数字钟电路的设计
文档格式:PPTX 文档大小:412.04KB 文档页数:36
7.1概述 7.1.1时序逻辑电路的定义 7.1.2时序逻辑电路的结构 7.1.3时序逻辑电路的分类 7.2 时序逻辑电路的分析 7.2.1时序逻辑电路的分析步骤 7.2.2同步时序逻辑电路的分析举例 7.2.3异步时序逻辑电路的分析举例 7.3同步时序逻辑电路的设计 7.3.1同步时序逻辑电路的设计步骤 7.3.2同步时序逻辑电路设计举例
文档格式:PPT 文档大小:263.5KB 文档页数:17
一、电路原理图的设计步骤 二、图纸的设置 三、网格和光标的设置 四、窗口的设置
文档格式:PPT 文档大小:832KB 文档页数:23
广东海洋大学:《数字电子技术》课程教学资源(PPT课件)6.4.1 简单同步时序逻辑电路的设计 6.4.2 复杂时序逻辑电路的设计 6.5 时序逻辑电路中的竞争—冒险现象
文档格式:PPTX 文档大小:2.65MB 文档页数:26
6.3.1 设计同步时序逻辑电路的一般步骤 6.3.2 同步时序逻辑电路设计举例
文档格式:PPT 文档大小:2.2MB 文档页数:142
5.1 MSI构成的时序逻辑电路 5.1.1 寄存器和移位寄存器 5.1.2 计数器 5.1.3 移位寄存器型计数器 5.2 时序逻辑电路的分析方法 5.2.1 同步时序逻辑电路的分析方法 5.2.2 异步时序逻辑电路的分析方法 5.3 同步时序逻辑电路设计方法 5.3.1 用SSI设计同步时序逻辑电路 5.3.2 用MSI设计同步时序逻辑电路
文档格式:PPT 文档大小:1.41MB 文档页数:102
3.1 由基本逻辑门构成的组合电路的分析和设计 3.1.1 组合电路的一般分析方法 3.1.2 组合电路的一般设计方法 3.2 MSI构成的组合逻辑电路 3.2.1 自顶向下的模块化设计方法 3.2.2 编码器 3.2.3 译码器 3.2.4 数据选择器 3.2.5 数据分配器 3.2.6 算术运算电路 3.2.7 数值比较器 3.3 组合电路设计举例: 算术逻辑单元(ALU) 3.4 组合逻辑电路中的冒险 3.4.1 产生冒险的原因 3.4.2 消去冒险的方法
文档格式:PPT 文档大小:1.03MB 文档页数:65
本章知识要点:  时序逻辑电路的基本概念;  同步时序逻辑电路的分析和设计方法;  典型同步时序逻辑电路的分析和设计。 5.1 概 述 5.2 同步时序逻辑电路分析 5.3 同步时序逻辑电路的设计 5.4 同步时序逻辑电路设计举例
文档格式:PPT 文档大小:757KB 文档页数:29
6.3同步时序逻辑电路的设计 注:只要求用门电路和触发器设计同步时序逻辑电路 6.3.1一般设计步骤(分析的逆过程) 1、画出原始状态图确定电路的输入、输出变量,以及电路应当包括的状态个数,状态转换 2、状态图化简合并等价状态等价状态:输入相同的情况下→输出相同、次态也相同
文档格式:DOCX 文档大小:4.77MB 文档页数:54
实验一 常用电子仪器使用练习 .1 实验二 单极放大电路.3 实验三 射极跟随器.6 实验四 比例求和运算电路.8 实验五 门电路逻辑功能.10 实验六 组合逻辑电路的设计.12 实验七 译码器和数据选择器.13 实验八 多功能电路的设计.14 实验九 触发器.15 实验十 时序电路测试与设计.17 实验十一 计数器.18 实验十二 移位寄存器的设计方法.19 实验十三 555 时基电路.21
首页上页1112131415161718下页末页
热门关键字
搜索一下,找到相关课件或文库资源 224 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有