点击切换搜索课件文库搜索结果(182)
文档格式:PPT 文档大小:432.5KB 文档页数:35
1. 正弦信号发生器 2. 8位硬件乘法器设计 3. 乐曲硬件演奏电路设计
文档格式:PPT 文档大小:367.5KB 文档页数:21
1. 注释和文本 2. 常规风格指导 3. 缩进格式指导 4. 命名惯例 5. 留白 6. 示例
文档格式:PDF 文档大小:204.37KB 文档页数:28
一、EDA(Electronic Design Automation) 二、ASIC(Application Specific Integrated Circuit) 三、FPGA(Field Programmable Gate-Array) 四、CPLD(Complex Programmable Logic Device) 五、SOC(System On a Chip)
文档格式:PPT 文档大小:2.01MB 文档页数:142
一、 门电路、触发器等称为逻辑器件; 二、由逻辑器件构成,能执行某单一功能的电路,如计数器、译码器、加法器等,称为逻辑功能部件; 三、由逻辑功能部件组成的能实现复杂功能的数字电路称数字系统
文档格式:PPT 文档大小:3.92MB 文档页数:137
一、以《数字电路》为基础:学习了数字电路的基本设计方法。 二、《可编程逻辑器件》:面向实际工程应用,紧跟技术发展,掌握数字系统新的设计方法
文档格式:PDF 文档大小:556.6KB 文档页数:9
PLD 主要厂商 Altera 公司设计的 EDA 工具,得到广泛应用; 可采用原理图输入和文本输入等多种设计输入方式; 可支持 VHDL、Verilog HDL、AHDL 等多种硬件设计语言; 可进行编辑、编译、仿真、综合、芯片编程等设计全过程操 作; 符合工业标准,能在各类设计平台上运行;
文档格式:PDF 文档大小:365.2KB 文档页数:8
综合工具将 HDL 程序转换为 EDA 工具可以识别的形式,对应 为具体的电路结构形式;在采用 PLD 进行设计时,综合工具 可以将设计映射到具体的 CPLD 或 FPGA 器件上,对应得到与 器件相关的技术实现方式;
文档格式:PDF 文档大小:262.06KB 文档页数:24
EDA(Electronic Design Automation) ASIC(Application Specific Integrated Circuit) FPGA(Field Programmable Gate-Array) CPLD(Complex Programmable Logic Device) SOC(System On a Chip) IP(Intellectual Property) ISP(In-System Programmable )
文档格式:PPT 文档大小:605.5KB 文档页数:19
一. 4位加法计数器设计 二. 8位数码管显示扫描电路设计 三. 13分频器电路设计
文档格式:PPT 文档大小:599.5KB 文档页数:60
7. VHDL代码中的时序逻辑和组合逻辑表达 8. 语句的执行时间问题 (顺序语句 & 并行语句) 9. 基本单元电路的VHDL代码 (三态门,双向缓冲器,计数器,D触发器,译码器……) 11. 复杂代码结构 (子程序; 元件; 块; 包) 12. 属性定义语句 13. 库的使用
首页上页1112131415161718下页末页
热门关键字
搜索一下,找到相关课件或文库资源 182 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有