点击切换搜索课件文库搜索结果(203)
文档格式:PDF 文档大小:5.61MB 文档页数:407
1学科基础课平台必修课 《高等数学 B1》 《高等数学 B2》 《线性代数》 《概率论与数理统计 B》 《管理学 A》 《统计学 A》 《统计学 A》课程考试 《基础会计学 B》 《市场营销学 A》 《信息管理与信息系统专业导论》 2学科基础课平台选修课 《经济法 C》 《组织行为学》B 《计算机办公自动化》 《运筹学 B》 《市场调查与分析》 《财务管理学 B》 《创业管理》 《战略管理 B》 《系统工程学 C》 《管理研究方法》 3 专业课平台必修课 《数据库原理与应用 A》 《面向对象程序设计》 《电子商务概论》 《信息系统开发环境与工具》 《信息资源组织与管理》 《管理信息系统》 《信息专业实习》 《信管毕业实习》 信息管理与信息系统专业毕业设计(论文) 4 专业课平台选修课 《平面图像处理》 《网页设计与制作》 《网页设计与制作》考试 《网页设计与制作》课程实训 《信息经济学》 《操作系统》 《操作系统》课程考试 《信息检索与利用》 电子商务支付与安全 《数据挖掘与商务智能》 《信息服务与用户》 《软件工程》 《信息分析与预测》 《移动开发技术》 《信息系统项目管理》 《信息资源知识产权》 《电子政务》 《决策支持系统》 《信管专业英语》 《信管专业认知调查》 《信息管理与信息系统》 《数据结构》 《商业数据分析》 《创新创业创意实训》
文档格式:PDF 文档大小:4.85MB 文档页数:125
• 嵌入式操作系统概述 – 嵌入式操作系统体系结构 – 典型的嵌入式操作系统 • RTOS基本概念 – 编程模型 • RTOS内核功能 • RTOS的性能指标
文档格式:PDF 文档大小:3.92MB 文档页数:139
• 嵌入式操作系统概述 – 嵌入式操作系统体系结构 – 典型的嵌入式操作系统 • RTOS基本概念 llxx@ustc.edu.cn 2/94 – 编程模型 • RTOS内核功能 • RTOS的性能指标
文档格式:PPT 文档大小:7.25MB 文档页数:200
第一章VHDL的程序结构和软件操作 1-1 VHDL程序的基本结构 1-2软件操作—Max+plusⅡ的操作 第二章 VHDL语言要素 第三章 VHDL顺序语句 第四章 VHDL并行语句 4.1 并行语句概述 4.2 并行信号赋值语句 4.3 进程语句(process) 4.4 元件例化语句 4.5 生成语句(for-generate) 第五章 组合逻辑电路的设计和分析 5.1 概述 5.2 编码器 5.3 译码器 5.4 简单数字显示系统 5.5 其它 第六章 时序逻辑电路的设计和分析 6.2 触发器 6.3 计数器 6.4 分频器 6.5 寄存器 6.1 概述
文档格式:PPT 文档大小:6.46MB 文档页数:200
第一章VHDL的程序结构和软件操作 1-1 VHDL程序的基本结构 1-2软件操作—Max+plusⅡ的操作 第二章 VHDL语言要素 第三章 VHDL顺序语句 第四章 VHDL并行语句 4.1 并行语句概述 4.2 并行信号赋值语句 4.3 进程语句(process) 4.4 元件例化语句 4.5 生成语句(for-generate) 第五章 组合逻辑电路的设计和分析 5.1 概述 5.2 编码器 5.3 译码器 5.4 简单数字显示系统 5.5 其它 第六章 时序逻辑电路的设计和分析 6.2 触发器 6.3 计数器 6.4 分频器 6.5 寄存器 6.1 概述
文档格式:PPT 文档大小:1.33MB 文档页数:64
◆介绍数据库系统与MySQL ◆登入MySQL数据库系统的过程 ◆介绍“数据库”操作 ◆介绍“表”的操作 ◆MySQL的用户管理 ◆MySQL数据备份
文档格式:PDF 文档大小:108.97KB 文档页数:4
1、掌握用设计器设计表的方法 2、掌握创建字段的方法 3、掌握创建和查阅字段的方法 4、掌握创建主键和索引的方法 5、掌握创建数据库中表之间的关系的方法 6、掌握对记录的基本操作
文档格式:PPT 文档大小:374KB 文档页数:4
对表中数据所进行的所有操作都在数据表视图 中进行。进入数据表视图的方法是:在数据库 设计视图的“表”对象选项卡上选中准备对其 数据进行操作的表对象,然后单击“打开”按 钮。 例如,在“零售商店管理信息系统”数据库设 计视图中,选定“库存数据记录”表对象,单 击“打开”按钮“”,即进入“库存数据记录” 表对象的数据表视图,如图3-1所示。图3-1中所 示数据可以作为需要添加到“库存数据记录” 表中数据的参考
文档格式:PDF 文档大小:613.14KB 文档页数:5
为了系统而有效地设计微处理器功能验证激励,针对VLIW体系结构微处理器的结构特征,特别是多操作流水线并行特征,提出了VLIW体系结构微处理器的功能验证模型,基于该模型,针对一个规模为1500 kbit等效逻辑门的VLIW体系结构微处理器,完成了功能验证方案的制定和105周期功能验证激励的设计
文档格式:DOC 文档大小:49.5KB 文档页数:2
1、请先登记 每组请先到前面讲台登记,请写清楚下面几项:组员、设计项目、实验台编号、开始实验时间,离开时写清楚离开时间
首页上页1213141516171819下页末页
热门关键字
搜索一下,找到相关课件或文库资源 203 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有