点击切换搜索课件文库搜索结果(2220)
文档格式:PPT 文档大小:378KB 文档页数:96
*9.1 网络安全问题概述 9.1.1 计算机网络面临的安全性威胁 9.1.2 计算机网络安全的内容 9.1.3 一般的数据加密模型 *9.2 常规密钥密码体制 9.2.1 替代密码与置换密码 9.2.2 数据加密标准 DES *9.3 公开密钥密码体制 9.3.1 公开密钥密码体制的特点 9.3.2 RSA 公开密钥密码体制 9.3.3 数字签名 *9.4 报文鉴别 *9.5 密钥分配 9.6 电子邮件的加密 9.6.1 PGP 9.6.2 PEM 9.7 链路加密与端到端加密 9.7.1 链路加密 9.7.2 端到端加密 9.8 因特网商务中的加密 9.8.1 安全插口层 SSL 9.8.2 安全电子交易 SET 9.9 因特网的网络层安全协议族 IPsec *9.10 防火墙
文档格式:PPT 文档大小:503.5KB 文档页数:9
1、概念:特种加工主要是利用电能、光能、声能、热能和化学能对材料进行加工的方法。 2、特点: (1)工具的硬度可以低于工件的硬度。 (2)工具与工件无显著的切削力。 (3)能用简单的运动加工复杂的型面。 (4)其内容包括去除和结合等加工
文档格式:PDF 文档大小:563.75KB 文档页数:6
为研究流固耦合对脱硫塔结构简化模型动力反应的影响,采用有限元程序(Adina)模拟脱硫塔结构简化模型在地震作用下的流固耦合效应.首先对脱硫塔结构进行合理简化,在不同液位下进行了脱硫塔结构的模态分析,研究了塔内液位高度对脱硫塔结构的频率和振型的影响;其次,通过对脱硫塔结构进行地震波加载,研究了塔内液位高度、地震波输入角度和加速度峰值对脱硫塔结构的位移和加速度的影响,并与试验结果进行比较.结果表明,脱硫塔结构的频率会随着液位增高而减小,塔内液位高度、地震波加载方向及加速度峰值对脱硫塔结构加速度的影响比较大,而对其位移影响不大
文档格式:DOC 文档大小:22.5KB 文档页数:3
微波加热原理 微波加热技术是利用电磁波把能量传播到被加热物体内部,加热达到 生产所需求的一种新技术。常用的微波频率有915MHz和2450MHz由 于具有高频特性,它以每秒数十亿次的惊人速度进行周期变化物料中的 极性分子(典型的如水分子、蛋白质核酸、脂肪、碳水化合物等)吸 收了微波能以后,他们在微波的作用下呈方向性排列的趋势,改变了其 原有的分子结构。当电场方向发生变化时,亦以同样的速度做电场极性 运动,就会引起分子的转动,致使分子间频繁碰撞而产生了大量的摩擦 热,以热的形式在物料内表现出来,从而导致物料在短时间内温度迅速 升高、加热或熟化
文档格式:PPT 文档大小:1.29MB 文档页数:57
明确数控加工工艺的概念和内容, 以及在数控加工中的重要作用,同时应 对目前最先进的数控加工技术和加工工 艺有一个整体性和概括性的了解
文档格式:DOC 文档大小:30KB 文档页数:6
一、生鲜香肠 生鲜香肠是以鲜肉馅为主体,以2~3d内食用为目的而制造的肠类制品。由于其目地不是为了储藏,因此 不必使用硝酸盐。 生鲜香肠加工的工艺流程为:原料肉→肉馅斩拌一充填→成品。 使用直径为5mm筛孔的绞肉机将肉绞成小颗粒,装人斩拌机,加入香辛料,斩拌混合2min,然后根据 肉的状态加水。在加入脂肪后再搅拌约1mi
文档格式:PPT 文档大小:959.5KB 文档页数:107
信息加密是网络安全体系中重要机制之 一。信息加密的目的是为了保持信息的机密 性,使用恰当的加密标准将在计算机环境中 增加安全性。信息加密通过使用一种编码而 使存储或传输的信息变为不可读的信息,解 密是一个相反的过程。这些编码就是将明文 变成密文的加密算法或数学方法
文档格式:PPT 文档大小:4.89MB 文档页数:480
1材料加工在国民经济中的地位特点 2材料加工的内涵 3金属塑性加工 4塑性加工理论的发展概况 5本课程的任务 6金属材料加工的主要方向
文档格式:DOC 文档大小:5.28MB 文档页数:14
实践证明,大多数宝石原料都必须经过一定的加工琢磨工艺处理后,方能显示出其完美 品质,“玉不琢,不成器”,就是这个道理。越是高档宝石,越需要精细的设计加工才能获得 更为理想的佳品,因此,宝石加工工艺的优劣是决定宝石价值和档次高低的重要依据。 宝石的加工开始于10000多年前的旧石器时代,人们最早期的手工劳动作品是不成对称 型的装饰品。在旧石器时代末期至新石器时代,宝石加工工艺不断提高,人们学会了抛光
文档格式:PDF 文档大小:1.16MB 文档页数:10
为了降低硬件开销,越来越多的加法器电路采用传输管逻辑来减少晶体管数量,同时导致阈值损失、性能降低等问题。本文通过对摆幅恢复逻辑与全加器电路的研究,提出一种基于摆幅恢复传输管逻辑(Swing restored pass transistor logic, SRPL)的全加器设计方案。该方案首先分析电路的阈值损失机理,结合晶体管传输高、低电平的特性,提出一种摆幅恢复传输管逻辑的设计方法;然后,采用对称结构设计无延时偏差输出的异或/同或电路,利用MOS管补偿阈值损失的方式,实现异或/同或电路的全摆幅输出;最后,将异或/同或电路融合于全加器结构,结合4T XOR求和电路与改进的传输门进位电路实现摆幅恢复的高性能全加器。在TSMC 65 nm工艺下,本文采用HSPICE仿真验证所设计的逻辑功能,与文献相比延时降低10.8%,功耗延时积(Power-delay product, PDP)减少13.5%以上
首页上页1314151617181920下页末页
热门关键字
搜索一下,找到相关课件或文库资源 2220 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有