点击切换搜索课件文库搜索结果(461)
文档格式:PPT 文档大小:1.67MB 文档页数:135
2.1组合逻辑电路的分析与设计方法 2.2加法器 2.3数值比较器 2.4编码器 2.5译码器 2.6数据选择器 2.7数据分配器 2.8只读存储器(ROM) 2.9可编程逻辑器件(PLD)
文档格式:PPT 文档大小:3.02MB 文档页数:141
21.1脉冲信号 21.2晶体管的开关作用 21.3分立元件门电路 21.4TTL门电路 21.5MOS门电路 21.6逻辑代数 21.7组合逻辑电路的分析与综合 21.8加法器 21.9编码器 21.10译码器和数字显示 21.10数据分配器和数据选择器 21.12应用举例
文档格式:PPTX 文档大小:169.51KB 文档页数:6
4.3.1 产生的竞争冒险的原因 4.3.2 消去竞争冒险的方法
文档格式:PPT 文档大小:814KB 文档页数:62
3.1组合逻辑电路的分析方法和设计方法 3.2编码器 3.3译码器 3.4算术运算电路
文档格式:PPT 文档大小:545.5KB 文档页数:8
第一节组合逻辑电路的分析和设计 第二节加法器和数值比较器 第三节编码器 第四节译码器 第五节数据分配器和数据选择器
文档格式:PPT 文档大小:3.02MB 文档页数:141
21.1脉冲信号 21.2晶体管的开关作用 21.3分立元件门电路 21.4TTL门电路 21.5MOS门电路 21.6逻辑代数 21.7组合逻辑电路的分析与综合 21.8加法器 21.9编码器 21.10译码器和数字显示 21.10数据分配器和数据选择器 21.12应用举例
文档格式:PPT 文档大小:604KB 文档页数:19
组合逻辑电路的分析,就是将电路图上的连接,转化为易于归纳的形式,进而了解电路的功能。分析步骤如下: (1)从输入向输出逐级推导,得到最终的输出表达式 (在这个过程中,有时可以设几个中间变量) (2)表达式化简。 (3)由逻辑表达式列出真值表
文档格式:PPT 文档大小:2.79MB 文档页数:148
21.1数字电路概述 21.2晶体管的开关特性 21.3分立元件门电路 21.4TTL门电路 21.5MOS门电路 21.6逻辑代数 21.7组合逻辑电路的分析与综合 21.8加法器 21.9编码器 21.10译码器及显示电路 21.11数据分配器及数据选择器
文档格式:PPT 文档大小:773.5KB 文档页数:62
3.1 组合逻辑电路的分析方法和设计方法 3.2 编码器 3.3 译码器 3.4 算术运算电路
文档格式:PPT 文档大小:107.5KB 文档页数:9
一、实验目的 1.学会组合逻辑电路的实验分析及其设计方法。 2.验证半加器、全加器的逻辑功能
首页上页1314151617181920下页末页
热门关键字
搜索一下,找到相关课件或文库资源 461 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有