点击切换搜索课件文库搜索结果(391)
文档格式:PPT 文档大小:2.47MB 文档页数:76
本章要求: >掌握组合逻辑电路的基本分析方法和一般设计过程 >掌握常见逻辑模块的功能及其使用 >掌握实际逻辑电路中冒险现象的形成原理及其防止
文档格式:DOC 文档大小:906.5KB 文档页数:14
同步时序电路设计是其分析的逆过程,是根据对电路逻辑功能的要求设计出具体的时序 逻辑电路。 同步时序电路是由触发器和组合逻辑构成,其设计就是选择触发器和寻找组合电路, 并将二者有机连接构造出满足设计要求的时序逻辑电路的过程
文档格式:PDF 文档大小:164.85KB 文档页数:21
组合逻辑电路基本单元——门电路,没有记忆功能; 时序逻辑电路基本单元——触发器,有记忆功能。 时序电路结构框图如图 5.2 所示。 时序逻辑电路由组合电路和存储电路两部分构成
文档格式:PPT 文档大小:284KB 文档页数:11
用SSI设计组合逻辑电路的实例1 设计一个监测信号灯工作状态的逻辑电路。每一组信号灯由红、黄、 绿三盏灯组成,共有三种正常工作状态:红、绿或黄加绿灯亮;
文档格式:PPT 文档大小:334KB 文档页数:42
第四章组合逻辑模块及其应用 4.1编码器 一编码器的基本概念及工作原理 编码——将特定的逻辑信号编为一组二进制代 码。 能够实现编码功能的逻辑部件称为编码器。 一般而言,N个不同的信号,至少需要n位二进制 数编码
文档格式:PPT 文档大小:319KB 文档页数:35
第三章组合逻辑电路的分析与设计 3、1逻辑代数 一、逻辑代数的基本公式
文档格式:PPS 文档大小:9.11MB 文档页数:94
概述 触发器是时序逻辑电路的基本单元 组合逻辑电路的输出状态完全由当时的输入变量 的组合状态决定,与电路的原状态无关。 时序逻辑电路的输出状态不仅决定于当时的输入状 态,而且与电路原来的状态有关,具有记忆功能
文档格式:PDF 文档大小:18.11MB 文档页数:74
时序逻辑电路的输出状态不仅决定于当时的输入状态,而且与电路原来的状态有关,具有记忆功能。 触发器是时序逻辑电路的基本单元 组合逻辑电路的输出状态完全由当时的输入变量的组合状态决定,与电路的原状态无关
文档格式:PPT 文档大小:296.5KB 文档页数:20
第6章组合逻辑电路设计实例 一、桶式移位器 二、简单浮点编码器 三、双优先级编码器 四、级联比较器 五、关模比较器
文档格式:PPT 文档大小:296KB 文档页数:30
在硬件逻辑电路中,实际面对的数据对象总 是逻辑量,能够直接形成的运算是逻辑运算 算术运算可以看作是一种抽象的行为描述 组合运算电路主要包括加法器( adder)和 乘法器( multipliers)
首页上页1617181920212223下页末页
热门关键字
搜索一下,找到相关课件或文库资源 391 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有