点击切换搜索课件文库搜索结果(653)
文档格式:PPT 文档大小:1.11MB 文档页数:40
一、概述 周期性重复出现的一列数码称为序列码。 如:11000,11000,···。在序列码的一个周 期中所包含有的0和1的总数称为序列长度。 也称为循环长度,用M表示。 应用范围:作为数字系统的测试信号,同步 信号及地址码等。在通信、雷达、遥控等领域 内部有广泛的应用。而对于能产生序列码的 电路称为序列码发生器
文档格式:PDF 文档大小:1.11MB 文档页数:20
广东工业大学:《通信电路与系统》课程教学资源(课件讲义)第六章 振幅调制与解调电路 第三节 高电平调幅电路
文档格式:PDF 文档大小:1.98MB 文档页数:24
广东工业大学:《通信电路与系统》课程教学资源(课件讲义)第六章 振幅调制与解调电路 第二节 低电平调幅电路
文档格式:PPT 文档大小:361.5KB 文档页数:31
一、二极管“与门”电路 二、二极管“或门”电路 三、“非”门电路(反相器)
文档格式:PPT 文档大小:3.42MB 文档页数:61
一、显示电路 二、移位寄存器电路
文档格式:PPT 文档大小:2.84MB 文档页数:33
上面介绍了动态显示电路
文档格式:PPT 文档大小:230KB 文档页数:32
一、维持阻塞型DFF 1.电路结构:基本触发器+触发引导电路
文档格式:PPT 文档大小:1.64MB 文档页数:86
例一: 设计一个求两个4位二进制数之积的数字乘法 器。乘数存于寄存器Q中,被乘数存于寄存器M中, 求两数之积的命令信号为MF,Z为8位乘积
文档格式:PDF 文档大小:432.87KB 文档页数:26
在前面九章学习的基础上,通过本章十个阶段的练习,一定能逐步掌握 Verilog hdl设计的 要点。我们可以先理解样板模块中每一条语句的作用,然后对样板模块进行综合前和综合后 仿真,再独立完成每一阶段规定的练习。当十个阶段的练习做完后,便可以开始设计一些简 单的逻辑电路和系统。很快我们就能过渡到设计相当复杂的数字逻辑系统。当然,复杂的数 字逻辑系统的设计和验证,不但需要系统结构的知识和经验的积累,还需要了解更多的语法 现象和掌握高级的 Verilog hdl系统任务,以及与C语言模块接口的方法(即PLI),这些已 超出的本书的范围。有兴趣的同学可以阅读 Verilog语法参考资料和有关文献,自己学习, 我们将在下一本书中介绍 Verilog较高级的用法
文档格式:PPT 文档大小:2.13MB 文档页数:80
一、寄存器 寄存器常用于寄存一组二值代码,它被广泛地用 于各类数字系统和数字计算机。 从广义上说寄存器也是一种存储器,但是它又不 同于第九章介绍的半导体存储器
上页12345678下页末页
热门关键字
搜索一下,找到相关课件或文库资源 653 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有