综合搜索课件包文库(477)
文档格式:PPT 文档大小:1.38MB 文档页数:51
数器。这种计数器的设计方法有三种。 ① SSI (用FF和门自行设计)。 ② 用MSI二进制计数器、十进制计数器。 ③ 直接采用MSI任意进制计数器
文档格式:PPT 文档大小:4.72MB 文档页数:43
6.5采用中规模集成器件设计任意进制计数器 6.6采用小规模集成器件设计计数器
文档格式:PDF 文档大小:4.5MB 文档页数:86
4.1概述 4.2.1 组合逻辑电路的分析方法 4.2 组合逻辑电路的分析方法和设计方法 4.2.2 组合逻辑电路的设计方法 4.3 若干常用组合逻辑电路 4.3.1 编码器 4.3.2 译码器 4.3.3 数据选择器 4.3.4 加法器 4.3.5 数值比较器 4.4 组合逻辑电路中的竞争-冒险现象 4.4.1 竞争-冒险现象及成因 4.4.2检查的竞争-冒险现象方法 4.4.3 消除竞争-冒险现象的方法
文档格式:PPT 文档大小:439KB 文档页数:18
(1)用触发器和逻辑门设计任意进制计数器 例6.5.1 试用JKFF和与非门设计按自然二进制码记数的M=5的同步加法记数器
文档格式:PPT 文档大小:953.5KB 文档页数:30
前面讨论的组合逻辑电路的分析和设计, 是假定输入输出处于稳定的逻辑电平下进行 的。对于实际电路来说,当所有的输入信号 逻辑电平发生变化的瞬间,电路的输出可能 出现违背稳态下的逻辑关系,尽管这种不希 望有的输出是暂时的,但它仍会导致被控对 象的误动作。为此,组合电路设计完成后要 进行竞争与冒险分析
文档格式:PPT 文档大小:971.5KB 文档页数:46
第四章组合逻辑电路 本章知识要点: 一、组合逻辑电路分析和设计的基本方法; 二、组合逻辑电路设计中的几个实际问题; 三、组合逻辑电路中的竞争与险象问题
文档格式:PPT 文档大小:1.03MB 文档页数:65
第五章同步时序逻辑电路 本章知识要点: 一、时序逻辑电路的基本概念; 二、同步时序逻辑电路的分析和设计方法; 三、典型同步时序逻辑电路的分析和设计
文档格式:PPT 文档大小:3.22MB 文档页数:306
第一章 VHDL的程序结构和软件操作 第二章 数据类型与数据对象的定义 第三章 并行赋值语句 第四章 顺序赋值语句 第五章 组合逻辑电路的设计 第六章 时序逻辑电路的设计 第七章 子程序、库和程序包 第八章 CPLD和FPGA的结构与工作原理 第九章 数字钟电路的设计
文档格式:PPT 文档大小:2.39MB 文档页数:28
1.1.1 数字信号 1.1.2 数制及其转换 1.1.3 二-十进制代码(BCD代码) 1.1.4 算术运算与逻辑运算 1.1.5 数字电路
文档格式:PPT 文档大小:1.19MB 文档页数:40
在各种复杂的数字电路中,不但需要对二值信号 进行算术运算和逻辑运算,还经常需要将这些信号和 运算结果保存起来。为此,需要使用具有记忆功能 的基本单元。能够存储一位二值信号的单元电路, 被称为触发器。用“FF”表示。 为了实现记忆一位二值信号的功能,触发器必 须具备以下两个基本特点
首页上页2122232425262728下页末页
热门关键字
搜索一下,找到相关课件或文库资源 477 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有