点击切换搜索课件文库搜索结果(422)
文档格式:PDF 文档大小:614.06KB 文档页数:27
1.文本编辑:用任何文本编辑器都可以进行,也可以用专用的 HDL编辑环境。通常VHDL文件保存为.vhd文件 2.功能仿真:将文件调入HDL仿真软件进行功能仿真,检查逻辑 功能是否正确(也叫前仿真,对简单的设计可以跳过这一步, 只在布线完成以后,进行时序仿真)
文档格式:PDF 文档大小:97.63KB 文档页数:10
Mealy 状态机设计要点: 设定若干状态; 用输入和状态控制进程; 用 case 语句分别选择每一个状态; 用 if 语句确定输入条件,指定相应的下一状态和输出值; 输出立即赋值(使用一个进程);
文档格式:PPT 文档大小:713.5KB 文档页数:15
一. 触发器的逻辑功能及其描述方法 二.触发器的几种电路结构 三.触发器的逻辑符号及时序图
文档格式:PPT 文档大小:2.41MB 文档页数:42
一: 计数器的功能 计数器的主要功能是累计输入脉冲的数目,它可以用来计数,分频,此外还可以对系统定时,顺序控制等操作。 二:计数器的分类 按时钟控制方式分类,有异步,同步计数器两大类。按计数功能可分为,加法计数,减法计数和可逆计数三大类
文档格式:PPT 文档大小:9.14MB 文档页数:19
一、寄存器 寄存器是用来寄存数码的逻辑部件,所以必须具备接收和寄存数码的 功能。任何一种触发器都可以构成寄存器,每一个触发器存放一位二进制数 或一个逻辑变量,用n个触发器组成的寄存器就可以存放n位二进制数或n个 逻辑变量
文档格式:PPT 文档大小:6.8MB 文档页数:59
一、同步计数器的分析与设计 1、M=2的同步计数器的分析与设计减法计数 (1)、同步二进制加法计数器
文档格式:PPT 文档大小:1.05MB 文档页数:15
什么是序列信号? 序列信号是把一组0、1数码按一定规则顺序排列的串行信 号,可以做同步信号、地址码、数据等,也可以做控制信号。 这一节非常重要,是中规模集成电路的综合运用
文档格式:PPT 文档大小:439KB 文档页数:18
(1)用触发器和逻辑门设计任意进制计数器 例6.5.1 试用JKFF和与非门设计按自然二进制码记数的M=5的同步加法记数器
文档格式:PPT 文档大小:230KB 文档页数:7
(1)二进制、十进制和任意进制(按模值) (2)同步、异步(按脉冲) (3)加法、减法和可逆计数器(按逻辑功能)
文档格式:PPT 文档大小:210KB 文档页数:10
1 建立原始状态转移图和原始状态转 移表; 2 化简原始状态转移表; 3 进行状态编码; 4 选择触发器类型,求电路输出方程及各触发器的驱动方程; 5 画逻辑电路图
首页上页2223242526272829下页末页
热门关键字
搜索一下,找到相关课件或文库资源 422 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有