综合搜索课件包文库(606)
文档格式:PDF 文档大小:4.79MB 文档页数:110
课题一、数制和码制 课题二、逻辑代数的公式和定理 课题三、逻辑函数的化简方法 课题四、具有无关项的逻辑函数及其化简 课题五、TTL反相器 课题六、小规模组合电路的分析 课题七、小规模组合电路的设计 课题八、编码器原理与应用 课题九、译码器原理与应用 课题十、数据选择器原理与应用 课题十一、加法器和数值比较器 课题十二、锁存器与电平触发的触发器 课题十三、脉冲触发的触发器 课题十四、边沿触发的触发器 课题十五、同步时序电路的分析 课题十六、移位寄存器的原理与应用 课题十七、计数器的原理与应用 课题十八、任意进制计数器的构成方法 课题十九、同步时序电路的设计 课题二十、CPLD和FPGA的结构与应用
文档格式:PPT 文档大小:2.8MB 文档页数:121
7.1 集成计数器 7.2 集成寄存器和移位寄存器 7.3 序列信号发生器 7.4 以MSI为核心的同步时序电路的分析与设计
文档格式:PPT 文档大小:5.93MB 文档页数:436
目 录 第一章 数字电路基础知识 1.1 数字信号与模拟信号 1.2 数制 1.3 码制 1.4 算数运算与逻辑运算 1.5 数字电路的学习指导 第二章 逻辑函数及其简化 2.1 逻辑代数 2.2 逻辑函数的简化 第三章 集成逻辑门 3.1 晶体管的开关特性 3.2 TTL集成逻辑门 3.3 CMOS集成逻辑门电路 第四章 组合逻辑电路 4.1 组合逻辑电路的分析 4.2 组合逻辑电路的设计 4.3 组合逻辑电路的竞争- 冒险现象 目 录 第五章 触发器 5.1 基本RS触发器 5.2 RS触发器 5.3 JK触发器 5.4 D触发器 5.5 T触发器和T`触发器 5.6 各种触发器功能的比较和电路结构 5.7 触发器的应用 第六章 时序逻辑电路 6.1 时序逻辑电路分析 6.2 时序逻辑电路设计 第七章 数字电路的制图与读图 7.1 数字电路的制图 7.2 数字电络的读图 第八章 半导体存储器 8.1 概述 8.2 顺序存取存储器 8.3 随即存取存储器 8.4 只读存储器 8.5 存储器的应用举例 第九章 可变器件及电子设计自动化软件 9.1 可编程器件 9.2 可编程器件的编程工具及编程模式 第十章 脉冲单元电路 10.1 脉冲信号 10.2 标准集成电路构成的脉冲单元电路 10.3 555定时器及应用 第十一章 数/模转换器和模/数转换器 11.1 数/模与模/数转换器概述 11.2 数/模转换器 11.3 模/数转换器 11.4 集成数/模和模/数转换器件及其应用
文档格式:PPT 文档大小:185KB 文档页数:30
一、触发器概念 有一个或多个输入,两个互反的输出(Q和Q),具有两个稳态,能存储一个0或1的基本单元电路。通常用Q端的状态代表触发器的状态
文档格式:PPT 文档大小:0.98MB 文档页数:22
一、传输门TG 1、电路结构 CMOSFF具有功耗低、抗干扰能力强、制造工艺简单、集成度高和成本低等优点
文档格式:PPT 文档大小:1.16MB 文档页数:24
为了克服RSFF的不定状态,引入D、JK、T和 T’四种形式的钟控四门触发器。但四门FF由于 存在着严重的空翻问题,而不能在实际中应用。 为了既解决同步问题又能防止空翻现象, 于是引出主从FF和边沿FF
文档格式:PPT 文档大小:230KB 文档页数:7
(1)二进制、十进制和任意进制(按模值) (2)同步、异步(按脉冲) (3)加法、减法和可逆计数器(按逻辑功能)
文档格式:PPT 文档大小:391.5KB 文档页数:10
1.寄存器特点:存数方便,容量小,一旦掉电,存放的数据即丢失。 2.寄存单元
文档格式:PPT 文档大小:1.49MB 文档页数:40
1、一位二进制数值比较器 讨论:A和B相比较的情况有三种可能
文档格式:PPT 文档大小:1.24MB 文档页数:44
一、寄存器 寄存器常用于寄存一组二值代码,它被广泛 地用于各类数字系统和数字计算机。 从广义上说寄存器也是一种存储器,但是 它又不同于第九章介绍的半导体存储器。 寄存器的特点: 存数方便,但容量小,一般只能存放一个 或几个字,通常用来暂存运算的中间结果,而 且一旦掉电,存放的数据即丢失
首页上页2526272829303132下页末页
热门关键字
搜索一下,找到相关课件或文库资源 606 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有