点击切换搜索课件文库搜索结果(422)
文档格式:PPT 文档大小:631.5KB 文档页数:37
1.基本逻辑门电路 2.组合逻辑门电路的分析与设计 3.组合逻辑电路 时序逻辑电路
文档格式:PPT 文档大小:7.25MB 文档页数:200
第一章VHDL的程序结构和软件操作 1-1 VHDL程序的基本结构 1-2软件操作—Max+plusⅡ的操作 第二章 VHDL语言要素 第三章 VHDL顺序语句 第四章 VHDL并行语句 4.1 并行语句概述 4.2 并行信号赋值语句 4.3 进程语句(process) 4.4 元件例化语句 4.5 生成语句(for-generate) 第五章 组合逻辑电路的设计和分析 5.1 概述 5.2 编码器 5.3 译码器 5.4 简单数字显示系统 5.5 其它 第六章 时序逻辑电路的设计和分析 6.2 触发器 6.3 计数器 6.4 分频器 6.5 寄存器 6.1 概述
文档格式:PPT 文档大小:4.48MB 文档页数:118
教学内容: 1.芯片引脚定义、内部结构 2.I/O口(P0、P1、P2、P3)的结构与功能 3.存储器系统 4.MCS-51外部存储器连接 5.MCS-51外部存储器连接 6.复位电路、运行方式 2.1 内部结构和引脚功能 2.2 输入/输出(I/O)口 2.3 存储器系统 2.4 MCS-51外部存储器的连接 2.5 操作时序 2.6 复位及复位电路 2.7 节电运行状态和掉电运行状态
文档格式:PPT 文档大小:187KB 文档页数:25
一、ABEL语言逻辑方程设计法 逻辑方程是ABEL源文件描述逻辑设计 的一种方法。它既可进行组合逻辑设计, 也可进行时序逻辑设计,但有时不如真值 表和状态图逻辑设计简单、易懂 但任何一种逻辑描述方式,经EDA软件 编译后,都会变成逻辑方程的形式
文档格式:PPT 文档大小:843KB 文档页数:70
6.1计数器 6.2寄存器 6.3序列码发生器 6.4数字电子钟 6.5小结
文档格式:PPT 文档大小:446.5KB 文档页数:34
2.1概述 2.2MC-51单片机硬件结构 2.3中央处理器CPU 2.4存储器的结构 2.5并行输入输出接口 2.6单片机的引脚及其功能 2.7单片机工作的基本时序
文档格式:PPT 文档大小:294.5KB 文档页数:1
第1章数字电子技术基础 第2章组合逻辑电路 第3章时序逻辑电路 第4章脉冲信号的产生与整形 第5章数模和模数转换
文档格式:DOC 文档大小:143.5KB 文档页数:7
在市场经济条件下,如何广开资金来源渠道并且使筹措的资金、币种及投入时序与 项目建设进度和投资使用计划相匹配,确保项目建设和运营顺利进行,是工程项目决策时 必须专门考虑的问题
文档格式:PPT 文档大小:378.5KB 文档页数:32
1.有利于我们深入了解指令的执行过程。 2.有利于我们在编程时适当选用指令以缩短指令的存贮空间和指令执行时间
文档格式:PPT 文档大小:21.5KB 文档页数:2
第一章微型计算机的系统结构与工作原理 第二章微型计犷机中的数制与编码 第三章8086微处理器 第四章半导体存储器 第五章8086指令系统 第六章汇编语言程序设计 第七章8086CPU的总线操作与时序 第八章输入/输出技术
首页上页2526272829303132下页末页
热门关键字
搜索一下,找到相关课件或文库资源 422 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有