点击切换搜索课件文库搜索结果(436)
文档格式:PPT 文档大小:4.69MB 文档页数:132
电路的输出状态不仅与同一时刻的输入状态有关,也与电路原状态有关。本章重点是掌握二进制、十进制及其相互转换,了解BCD码的含义;理解二进制计数器的逻辑功能(同步、异步、加法、减法);难点是移位寄存器的工作原理分析,计数器的工作过程分析。 • 5.1 概述 • 5.2 触发器 • 5.3 时序逻辑电路的分析 • 5.4 常用时序逻辑电路 • 5.5 时序逻辑电路的设计 • 5.6 用PLD实现时序逻辑电路
文档格式:PPT 文档大小:300KB 文档页数:31
6.1 时序逻辑电路的特点和描述方法 6.2 同步时序逻辑电路的分析
文档格式:PPT 文档大小:1.19MB 文档页数:46
6.1 概述 6.2 时序逻辑电路的分析 6.3 时序逻辑电路的设计 6.4 常用时序逻辑电路
文档格式:PPT 文档大小:1.34MB 文档页数:57
5.1时序逻辑电路的分析方法 5.2若干常用的时序逻辑电路 5.3时序逻辑电路的设计方法
文档格式:PPT 文档大小:2.97MB 文档页数:107
时序逻辑电路的分析 常用的时序逻辑电路 时序逻辑电路的设计
文档格式:PPT 文档大小:300.5KB 文档页数:29
异步时序逻辑电路的特点及模型 1.同步时序逻辑电路的特点 各触发器的时钟端全部连接在一起,并接在系统时钟端;只有当时钟脉冲到来时,电路的状态才能改变;改变后的状态将一直保持到下一个时钟脉冲的到来,此时无论外部输入x有无变化;状态表中的每个状态都是稳定的
文档格式:PPT 文档大小:192.5KB 文档页数:17
5.4 时序电路的设计方法 5.4.1 时序电路的设计方法
文档格式:PPT 文档大小:4.69MB 文档页数:132
• 5.1 概述 • 5.2 触发器 • 5.3 时序逻辑电路的分析 • 5.4 常用时序逻辑电路 • 5.5 时序逻辑电路的设计 • 5.6 用PLD实现时序逻辑电路
文档格式:PPT 文档大小:959KB 文档页数:60
4.2 存储器件 4.1 时序逻辑电路的基本概念 4.1.1 时序逻辑电路的结构模型 4.1.2 状态表和状态图 4.3 锁存器 4.3.1 RS锁存器 4.3.2 门控RS锁存器 4.3.3 D锁存器 4.4 触发器 4.4.1 主从触发器 4.4.2 边沿触发器 4.5 触发器逻辑功能的转换 4.5.1 代数法 4.5.2 图表法 4.6 触发器应用举例
文档格式:PDF 文档大小:3.2MB 文档页数:102
6.1 概述 6.2 时序逻辑电路的分析方法 6.3 若干常用的时序逻辑电路 6.4 时序逻辑电路的设计方法 6.5 时序逻辑电路中的竞争——冒险现象
首页上页2627282930313233下页末页
热门关键字
搜索一下,找到相关课件或文库资源 436 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有