点击切换搜索课件文库搜索结果(93)
文档格式:PPT 文档大小:506KB 文档页数:40
时序电路由组合电路和存储电路组成。其输出不仅取决于当时的输 入,还与过去的状态有关
文档格式:PPT 文档大小:1.38MB 文档页数:24
寄存器是能暂时存放二进制代码的时序电路。在数字 系统中常用寄存器暂存数据中间运行结果和指令。 按寄存器的功能特点,可将其分为两大类,数码寄存 器和移位寄存器
文档格式:PPT 文档大小:1.84MB 文档页数:77
一、时序电路(sequential circuit):电路某一时刻的稳定输出不仅取决于当前输入(present input ),还取决于过去输入(past input)。触发器作为记忆元件保存了过去的输入。 二、现态与次态:过去的输入用触发器的内部状态来表示,称为现态(present state);当前输入之后转变后的状态称谓次态(next state)。时序电路在外部激励下改变状态,因此,时序电路就是有限状态自动机。 三、在描述触发器功能时,我们用了Q0表示现态,Q表示次态。下面我们会用更一般的描述,Qn表示现态,Qn+1表示次态
文档格式:PPT 文档大小:608KB 文档页数:18
集成计数器具有功能较完善、通用性强、功耗低、工作速率高且可以自扩展等许多优点,因 而得到广泛应用。目前由TTL和CMOS电路构成 的MSI计数器都有许多品种,表中列出了几种常 用TTL型MSI计数器的型号及工作特点
文档格式:PPT 文档大小:1.14MB 文档页数:48
第7章时序逻辑设计原理(四) 一、锁存器和触发器 二、同步时序分析 三、同步时序设计
文档格式:PPT 文档大小:1.89MB 文档页数:14
第7章时序逻辑设计原理(三) 一、锁存器和触发器 二、同步时序分析 三、同步时序设计
文档格式:PPT 文档大小:1.46MB 文档页数:59
第7章时序逻辑设计原理(一) 一、锁存器和触发器 二、同步时序分析 三、同步时序设计
文档格式:PPTX 文档大小:412.04KB 文档页数:36
7.1概述 7.1.1时序逻辑电路的定义 7.1.2时序逻辑电路的结构 7.1.3时序逻辑电路的分类 7.2 时序逻辑电路的分析 7.2.1时序逻辑电路的分析步骤 7.2.2同步时序逻辑电路的分析举例 7.2.3异步时序逻辑电路的分析举例 7.3同步时序逻辑电路的设计 7.3.1同步时序逻辑电路的设计步骤 7.3.2同步时序逻辑电路设计举例
文档格式:PPT 文档大小:463KB 文档页数:19
江西农业大学:《数字逻辑》课程教学资源(PPT讲稿)第六章 时序逻辑电路——6.2 同步时序电路分析与设计 6.2.3 同步时序电路设计与举例
文档格式:PPT 文档大小:308KB 文档页数:11
江西农业大学:《数字逻辑》课程教学资源(PPT讲稿)第六章 时序逻辑电路——6.2 同步时序电路分析与设计 6.2.1 同步时序电路分析
上页12345678下页末页
热门关键字
搜索一下,找到相关课件或文库资源 93 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有