点击切换搜索课件文库搜索结果(728)
文档格式:PPT 文档大小:1.64MB 文档页数:86
例一: 设计一个求两个4位二进制数之积的数字乘法 器。乘数存于寄存器Q中,被乘数存于寄存器M中, 求两数之积的命令信号为MF,Z为8位乘积
文档格式:PDF 文档大小:432.87KB 文档页数:26
在前面九章学习的基础上,通过本章十个阶段的练习,一定能逐步掌握 Verilog hdl设计的 要点。我们可以先理解样板模块中每一条语句的作用,然后对样板模块进行综合前和综合后 仿真,再独立完成每一阶段规定的练习。当十个阶段的练习做完后,便可以开始设计一些简 单的逻辑电路和系统。很快我们就能过渡到设计相当复杂的数字逻辑系统。当然,复杂的数 字逻辑系统的设计和验证,不但需要系统结构的知识和经验的积累,还需要了解更多的语法 现象和掌握高级的 Verilog hdl系统任务,以及与C语言模块接口的方法(即PLI),这些已 超出的本书的范围。有兴趣的同学可以阅读 Verilog语法参考资料和有关文献,自己学习, 我们将在下一本书中介绍 Verilog较高级的用法
文档格式:PPT 文档大小:2.13MB 文档页数:80
一、寄存器 寄存器常用于寄存一组二值代码,它被广泛地用 于各类数字系统和数字计算机。 从广义上说寄存器也是一种存储器,但是它又不 同于第九章介绍的半导体存储器
文档格式:PPT 文档大小:1.24MB 文档页数:44
一、寄存器 寄存器常用于寄存一组二值代码,它被广泛 地用于各类数字系统和数字计算机。 从广义上说寄存器也是一种存储器,但是 它又不同于第九章介绍的半导体存储器。 寄存器的特点: 存数方便,但容量小,一般只能存放一个 或几个字,通常用来暂存运算的中间结果,而 且一旦掉电,存放的数据即丢失
文档格式:DOC 文档大小:468.5KB 文档页数:20
在数字电路或系统中,常常需要各种脉冲波形,例如时钟脉冲、控制过程的定时信 号等。这些脉冲波形的获取,通常采用两种方法:一种是利用脉冲信号产生器直接产 生;另一种则是通过对已有信号进行变换,使之满足系统的要求。 本章以中规模集成电路555定时器为典型电路,主要讨论555定时器构成的施密 特触发器、单稳态触发器、多谐振荡器以及555定时器的典型应用
文档格式:PPT 文档大小:680KB 文档页数:47
本讲重点: 片外RAM与片外ROM扩展(参考范例应用); 简单I/0扩展(选用锁存器与驱动器); 扩展8255,8155(初始化,电路及应用); LED显示接口(动态与静态,硬件译码与 软件译码,电路与编程应用)
文档格式:PPT 文档大小:113KB 文档页数:8
1.数字逻辑电路分为组合电路与时序电路两类. 2.时序电路由组合电路和存储电路两部分构成
文档格式:PPT 文档大小:786KB 文档页数:59
《现代电路与系统》课程教学课件(PPT讲稿)第8章 混沌电路的分析与设计
文档格式:PPT 文档大小:1.05MB 文档页数:7
长江大学:《电路与系统实验》课程教学课件(PPT讲稿)5.日光灯电路与功率因数的提高
文档格式:PDF 文档大小:411.09KB 文档页数:4
广东工业大学:《通信电路与系统》课程教学资源(课件讲义)第七章 角度调制与解调电路 第六节 比例鉴频器
上页12345678下页末页
热门关键字
搜索一下,找到相关课件或文库资源 728 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有