点击切换搜索课件文库搜索结果(1250)
文档格式:PPT 文档大小:1.39MB 文档页数:48
第一节 可编程逻辑器件PLD概述 第二节 可编程逻辑阵列PLA(略) 第三节 可编程阵列逻辑(PAL) 第四节 通用阵列逻辑(GAL) 第五节 可擦除可编程逻辑器件(EPLD) 第六节 现场可编程门阵列(FPGA)
文档格式:PPT 文档大小:3.12MB 文档页数:45
对于任何一个逻辑函数的功能描述都可以作出真值表,根据真值表可以写出该函数的最小项之和及最大项之积的形式
文档格式:PPT 文档大小:7.73MB 文档页数:99
常用组合逻辑电路种类很多,主要有全加器、 译码器、编码器、多路选择器、多路分配器、数 值比较器、奇偶检验电路等。 常用组合电路均有中规模集成电路(MSI)产 品。 MSI组合部件具有功能强、兼容性好、体积 小、功耗低、使用灵活等优点,因此得到广泛应 用。本节主要介绍几种典型MSI组合逻辑部件的 功能及应用
文档格式:PPT 文档大小:1.09MB 文档页数:17
本章重点介绍组合逻辑电路的特点、以及组合电路的 分析方法和设计方法。 首先介绍组合逻辑电路的共同特点和一般分析方法及 设计方法。然后介绍常用的各种中规模集成电路的组合逻 辑电路的工作原理和使用方法
文档格式:PPT 文档大小:373KB 文档页数:7
本节主要介绍如何用代数法将逻辑函数简化为最简 与-或式。掌握了最简与-或式的方法,就可以利用对偶 规则化简逻辑函数为最简或-与表达式
文档格式:PPT 文档大小:2.04MB 文档页数:14
一、同步时序逻辑电路的分析方法: 分析一个时序电路,就是找出给定时序电路的逻辑功能。 找出电路的状态和输出在输入变量和时钟信号作用下的变 化规律。 时序电路的逻辑功能可以用输出方程、激励方程、和状态 方程全面描述。因此,只要能写出给定逻辑电路的这三个方程, 再根据这三个方程就能求出在任何给定的输入变量状态和存储 电路状态下时序电路的输出和次态
文档格式:PPT 文档大小:990.5KB 文档页数:11
ROM与阵列是固定的,是不可编程的,叫做完全译码器, 如果有n位地址输入,与阵列就必须存储2个最小项。或阵列 根据需要是可编程的
文档格式:PPT 文档大小:1.13MB 文档页数:12
一、ROM分类: 1、固定ROM(掩膜ROM): 用户专用ROM,用户将程序代码交给IC生产商,生产商在芯片制造过程中将用户程序代码固化在IC的ROM中,用户在使用过程只能读出不能写入
文档格式:PPT 文档大小:921KB 文档页数:11
1、555定时器电路结构 由比较器C1、C2,基本RS 触发器,集电极开路输出 三极管TD三部分组成
文档格式:PPT 文档大小:650KB 文档页数:7
工作过程:暗室 工作时,不按开关K, 都大为0,继电器线圈 无电流通过,常闭 触点不动作,安全 灯(红)亮
首页上页2829303132333435下页末页
热门关键字
搜索一下,找到相关课件或文库资源 1250 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有