点击切换搜索课件文库搜索结果(388)
文档格式:PDF 文档大小:702.26KB 文档页数:5
在机群系统中,机群的互连网络性能对整个机群系统的性能有着至关重要的影响.机群系统要求互连网络具有高带宽、低延迟、高可靠等特性,传统的互连网络接入方法基本上基于PCI接口.本文提出了基于DDR DIMM内存总线的接入思想,采用可编程逻辑器件FPGA实现网络接口设计,通过直接读写内存方式提高并行接入带宽,并将部分通讯协议下载到网卡上以提高计算和通讯的速度.实测表明,在不包括上层协议的情况下,接口卡的数据接入带宽可达3120Mbps,给出了基于FPGA的实现方法,并用Xilinx Virtex-Ⅱ Pro-20 FPGA进行了仿真和验证
文档格式:PDF 文档大小:8.12MB 文档页数:8
基于相似模拟理论,通过试验台架设计、监测系统设计、加载系统设计和岩体模型制作等流程,完成了双孔并行隧道模型试验系统的研制工作;试验中实时监控模型各关键位置的位移变化、应力变化及隧道岩壁破坏情况.研究表明,试验观测结果与基于Mohr-Coulomb模型所得数值模拟结果相对误差较大,而基于Plastic-Hardening模型进行数值模拟计算时,所得岩土体屈服状态和变化规律与相似模型试验结果吻合度较高.综合各方面分析研究结果,认为Plastic-Hardening模型能够更为精确合理的反映实际工程及试验中岩土体状态的真实变化情况,可为相似地质条件下的双孔并行隧道施工及维护提供重要参考
文档格式:PDF 文档大小:492.88KB 文档页数:31
CPU 是计算机硬件组成的核心部分。本章将详细介绍 CPU 的功能及基本组成,指令周期,时序发生器,组合逻辑控制器,微程序控制器及其设计技术,典型 CPU 的结构,并行处理技术等
文档格式:PPT 文档大小:5.2MB 文档页数:89
7.1 接口的分类及功能 7.2 可编程计数器/定时器8253-5 7.3 可编程中断控制器8259A 7.4可编程并行通信接口芯片8255A 7.5可编程串行异步通信接口芯片8250 7.6 新型通用I/O接口标准
文档格式:PPT 文档大小:1.89MB 文档页数:34
2.2 MCS -51单片机硬件结构 2.3 中央处理器CPU 2.4 存储器的结构 2.5 并行输入/输出接口 2.6 单片机的引脚及其功能 2.7 单片机工作的基本时序
文档格式:PPT 文档大小:703.5KB 文档页数:64
1.1 MCS-51单片机的内部组成及信号引脚 1.2 8051的内部存储器 1.3 并行输入/输出端口结构 1.4 时钟电路与时序 1.5 MCS-51单片机工作方式
文档格式:PPT 文档大小:492.5KB 文档页数:33
2.1 概述 2.2 MCS -51单片机硬件结构 2.3 中央处理器CPU 2.4 存储器的结构 2.5 并行输入/输出接口 2.6 单片机的引脚及其功能 2.7 单片机工作的基本时序
文档格式:PPT 文档大小:185.5KB 文档页数:29
全双工的异步通讯串行口 4种工作方式 ,波特率由片内定时器/计数器控制。 每发送或接收一帧数据,均可发出中断请求。 除用于串行通讯,还可用来扩展并行I/O口
文档格式:PPT 文档大小:748.5KB 文档页数:74
2.1 MCS-51单片机的内部组成及信号引脚 2.2 MCS-51的存储器 2.3 并行输入/输出端口结构 2.4 时钟电路与CPU时序 2.5 复位电路
文档格式:PPS 文档大小:593KB 文档页数:28
7-1.设计范例—一数码管显示 7-2.51单片机的并行1/0接口的使用方法 7-3.数码管的知识和使用方法 7-4.传送类指令的功能 7-5.汇编语言程序设计的一般步骤
首页上页3031323334353637下页末页
热门关键字
搜索一下,找到相关课件或文库资源 388 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有