点击切换搜索课件文库搜索结果(500)
文档格式:PPT 文档大小:227.5KB 文档页数:33
一、常见表达式 : 二、标准表达式 :
文档格式:PPT 文档大小:5.19MB 文档页数:51
10.8 现场可编程门阵列 FPGA:Field Programmable Gate Array 10.9 在系统可编程器件 ISP-PLD:In System Programmability PLD
文档格式:PDF 文档大小:701.68KB 文档页数:48
本章的习题首先可以分为时序逻辑电路的分析和时序逻辑电路的设计两大 关。在时序逻辑电路分析的题日中又分为两种类燜,一种类型是分析由触发器 和门电路组成的时序逻辑电路,另一种类型是分析由中规模集成的时序逻辑电 路模块为核心组成的时序逻辑电路。这两种电路的分析方法是不同的
文档格式:PPT 文档大小:230KB 文档页数:7
(1)二进制、十进制和任意进制(按模值) (2)同步、异步(按脉冲) (3)加法、减法和可逆计数器(按逻辑功能)
文档格式:PPT 文档大小:6.28MB 文档页数:159
4.1组合逻辑电路的分析 4.2组合逻辑电路的设计 4.3组合逻辑电路中的竞争和冒险 4.4常用组合逻辑集成电路 4.5组合可编程电路 4.6用Verilog HDL描述组合逻辑电路
文档格式:PPT 文档大小:1.18MB 文档页数:82
•二进制、二进制与十进制的相互转换 •逻辑代数的公式与定理、逻辑函数化简 •逻辑门电路的逻辑符号及逻辑功能 •组合电路的分析方法和设计方法 •典型组合逻辑电路的功能 10.1数字电路概述 10.2逻辑门申路 10.3逻辑函数及其化简 10.4组合逻辑电路的分析与设计 10.5组合逻辑部件
文档格式:PPT 文档大小:657KB 文档页数:38
1. 54H/74H系列 图3.2.13 54H/74H系列与非门(54H/74H00)的电路结构
文档格式:PPT 文档大小:585KB 文档页数:34
6.5.5同步时序逻辑电路设计举例 例: 设计一个“11.序列检测器,用来检测串行二进制序列,要求每当连续输入3个(或3个以上)1时,检测器输出为1,否则输出为0。其典型输入输出序列如下: 输入x:0111011110 输出Z:0001000110
文档格式:PPT 文档大小:1.41MB 文档页数:49
一、计数器的概念 1. 什么叫计数?计数:统计脉冲的个数。 2. 什么叫计数器?计数器:实现计数功能的时序部件
文档格式:PPT 文档大小:1.17MB 文档页数:44
用预置数法构成M的计数器时,通常采用置最小 数法,利用MSI计数器的进位输出端QCC作为预置控 制信号接置数端上
首页上页3334353637383940下页末页
热门关键字
搜索一下,找到相关课件或文库资源 500 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有