点击切换搜索课件文库搜索结果(404)
文档格式:PPT 文档大小:103KB 文档页数:27
主要内容 10.1约束 10.2触发器 10.3游标 10.4嵌入式SQL语言 10.5安全控制和权限管理 10.6动手练习 10.7本章小结
文档格式:PPT 文档大小:1.14MB 文档页数:48
第7章时序逻辑设计原理(四) 一、锁存器和触发器 二、同步时序分析 三、同步时序设计
文档格式:PPT 文档大小:1.5MB 文档页数:50
第8章时序逻辑设计实践(一) 一、S型锁存器和触发器 二、M器件:计数器、移位寄存器 三、其它:文档、迭代、故障和亚稳定性
文档格式:PPT 文档大小:2.93MB 文档页数:46
一、锁存器和触发器 二、同步时序分析 三、同步时序设计
文档格式:PPT 文档大小:501KB 文档页数:30
设计方法与同步时序逻辑电路相似,但如果触发器有时钟控制端的话应将其作为激励来考虑,并注意脉冲异步时序电路对输入脉冲的两个限制条件
文档格式:PPT 文档大小:277KB 文档页数:16
例:设计一序列信号发生器,产生序列1010010100 序列信号发生器就是用来产生序列电位和序列脉 冲的逻辑部件。按其结构来分,序列信号发生器可分 为计数型和移位型两种 计数型序列信号发生器由计数器和组合电路来构 成。计数器相当于组合电路的输入源,决定序列信号 的长度,组合电路则在这个输入源的作用下产生序列 信号。这时,计数器的输出可以供给几个组合电路, 产生几种长度相同但是序列内容不同的序列信号。 计数型序列信号发生器的设计方法 1、根据序列长度M确定触发器位数k,2k1
文档格式:DOC 文档大小:648KB 文档页数:29
一、重要的时序电路模块( SEQUENTIAL CIRCUIT MODELS)是构成数字系统和计算机的重要组成部分,主要是寄存器和计数器。 二、寄存器常用于数字系统中数据的暂存和传输。计数器除用于计数外,还对时序电路操作序列的跟踪和控制发挥重要作用。它们同时 都是构成CPU的重要基础模块。 三、通用时序电路模块由门电路与触发器组合构成,其特点是由多个或多级相同的单元电路构成。 四、这些模块可用于构造标准的TTL器件,也可作为VLS设计库中的功能块
文档格式:PPT 文档大小:271KB 文档页数:62
众所周知,VB应用程序的执行是由事件驱动的, 当用户触发某一事件时,执行相应的事件过程,这些事件过程之间并没有特定的执行次序。但在每一个事件过程内部,是有一定的执行控制流程的,这就是通常所说的三种基本结构:顺序结构、分支结构、循环结构。顺序结构是最简单的一种结构,该结构按语句排列的先后顺序执行。本章的主要内容有:VB最基本的几个对象,与顺序结构有关的语句和方法。通过本章的学习,可以进行简单B程序设计
文档格式:PPT 文档大小:125.5KB 文档页数:10
SQL Server 2000 实用教程_第8章 触发器
文档格式:PPT 文档大小:537KB 文档页数:38
电子技术(模拟、数字电子技术)_第22章 触发器和时序逻辑电路 (3/3)
首页上页3435363738394041下页末页
热门关键字
搜索一下,找到相关课件或文库资源 404 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有