点击切换搜索课件文库搜索结果(58)
文档格式:PDF 文档大小:5.5MB 文档页数:518
绪论 第一章 半导体二极管和三极管 §1.1 半导体基础知识 §1.2 半导体二极管 §1.3 晶体三极管 第二章 基本放大电路 §2.1 放大的概念与放大电路的性能指标 §2.2 基本共射放大电路的工作原理 §2.3 放大电路的分析方法 §2.4 静态工作点的稳定 §2.5 晶体管放大电路的三种接法 §2.6 场效应管及其基本放大电路 §2.7 基本放大电路的派生电路 第三章 多级放大电路 §3.1 多级放大电路的耦合方式 §3.2 多级放大电路的动态分析 §3.3 差分放大电路 §3.4 互补输出级 §3.5 直接耦合多级放大电路读图 第四章 集成运算放大电路 §4.1 概述 §4.2 集成运放中的电流源 §4.3 集成运放的电路分析及其性能指标 第五章 放大电路的频率响应 §5.1 频率响应的有关概念 §5.2 晶体管的高频等效电路 §5.3 放大电路的频率响应 第六章 放大电路中的反馈 §6.1 反馈的概念及判断 §6.2 负反馈放大电路的方框图及放大倍数的估算 §6.3 交流负反馈对放大电路性能的影响 §6.4 负反馈放大电路的稳定性 §6.5 放大电路中反馈的其它问题 第七章 信号的运算和处理 §7.1 集成运放组成的运算电路 §7.2 模拟乘法器及其在运算电路中的应用 §7.3 有源滤波电路 第八章 波形的发生和信号的转换 §8.1 正弦波振荡电路 §8.2 电压比较器 §8.3 非正弦波发生电路 §8.4 信号的转换 第九章 功率放大电路 §9.1 概述 §9.2 互补输出级的分析计算 第十章 直流电源 §10.1 直流电源的组成 §10.2 单相整流电路 §10.4 稳压管稳压电路 §10.5 串联型稳压电路 §10.6 开关型稳压电路 §10.3 滤波电路
文档格式:PDF 文档大小:2.31MB 文档页数:83
6.1 模拟集成电路中的直流偏置技术 6.1.1 BJT电流源电路 1. 镜像电流源 2. 微电流源 3. 高输出阻抗电流源 4. 组合电流源 6.1.2 FET电流源 1. MOSFET镜像电流源 2. MOSFET多路电流源 3. JFET电流源 6.2 差分式放大电路 6.3 差分式放大电路的传输特性 6.4 集成电路运算放大器 6.4.1 CMOS MC14573集成电路运算放大器 6.4.2 BJTLM741集成运算放大器 6.5 实际集成运算放大器的主要参数和对应用电路的影响 6.5.1 实际集成运放的主要参数 6.5.2 集成运放应用中的实际问题 6.6 变跨导式模拟乘法器 6.7 放大器中的噪声和干扰 6.7.1 放大电路中的噪声 6.7.2 放大电路中的干扰
文档格式:PPT 文档大小:1.47MB 文档页数:54
由4.1节知,实现频谱搬移功能的最基本电路是乘法器。 但实际使用的乘法器多利用非线性器件构成的。 我们的任务是找出非线性器件的相乘功能项,以实现 频谱搬移的要求
文档格式:PDF 文档大小:490.83KB 文档页数:5
智能系统:基于FPGA的全流水双精度浮点矩阵乘法器设计
文档格式:DOC 文档大小:18.5KB 文档页数:3
《数字电路与逻辑设计》课程实验指导(可编程逻辑实验)实验十二 移位相加8位乘法器电路设计
文档格式:DOC 文档大小:18.5KB 文档页数:3
《数字电路与逻辑设计》课程实验指导(可编程逻辑实验)实验十二 移位相加8位乘法器电路设计
文档格式:PPT 文档大小:1.65MB 文档页数:41
4.1频谱搬移电路的组成模型 4.2乘法器电路 4.3混频电路 4.4振幅调制与解调电路
文档格式:PPT 文档大小:697KB 文档页数:30
一、多总线结构,三组16-bit数据总线和一组程序总线 二、40-bit算术逻辑单元(ALU),包括一个40- bit的桶形 三、移位器和两个独立的40-bit加器 四、17x17-bit并行乘法器,连接一个40-bit的专用加法器
文档格式:PPT 文档大小:697KB 文档页数:30
一、多总线结构,三组16-bit数据总线和一组程序总线 二、40-bit算术逻辑单元(ALU),包括一个40-bit的桶形 三、移位器和两个独立的40-bit加器 四、17x17-bit并行乘法器,连接一个40-bit的专用加法器
文档格式:PDF 文档大小:444.93KB 文档页数:6
提出了一种可以灵活适应不同的工程应用中神经网络在规模、拓扑结构、传递函数和学习算法上的变化,并能及时根据市场需求快速建立原型的神经网络硬件可重构实现方法.对神经网络的可重构特征进行了分析,提出了三种主要的可重构单元;研究了可重构的脉动体系结构及BP网络到该结构映射算法;探讨了具体实现的相关问题.结果表明,这种方法不仅灵活性强,其实现的硬件也有较高的性价比,使用一片FPGA中的22个乘法器工作于100MHz时,学习速度可达432MCUPS
上页123456下页
热门关键字
搜索一下,找到相关课件或文库资源 58 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有