点击切换搜索课件文库搜索结果(4465)
文档格式:PPT 文档大小:452KB 文档页数:22
数字集成电路的设计流程 设计输入:以电路图或HDL语言的形式形成 电路文件;输入的文件经过编译后,可以 形成对电路逻辑模型的标准描述; 逻辑仿真(功能仿真):对如上形成的逻 辑描述加入输入测试信号,检查输出信号 是否满足设计要求;在此没有考虑任何时 间关系,只是检测逻辑是否有错;
文档格式:PPT 文档大小:1.47MB 文档页数:30
数字集成电路的设计形式 全定制设计(ASIC或基于标准单元的设计(CBIC) 半定制设计或基于门阵列的设计(GA) 基于可编程器件(PLD)的设计;
文档格式:DOC 文档大小:728KB 文档页数:32
1.矩阵的概念:矩阵就是矩形的数表。例如: 代表由pq个数字排成的数表,我们称它为p行q列矩阵。矩阵用大写黑体字母表示。其 下标表示它所包含的行列数,也可省略不写。用小写字母表示矩阵中的各个数字,如a表 示A矩阵中第i行第j列的那一个数字,称为矩阵的元素
文档格式:PPT 文档大小:1.39MB 文档页数:118
1.1数字电子技术基础 1.2数制与编码 1.3逻辑代数基础 1.4逻辑函数的化简 1.5逻辑函数的表示方法及其相互转换 1.6门电路
文档格式:PPT 文档大小:419KB 文档页数:25
数字电路模块的VHDL设计 一、组合模块的设计 二、时序模块的设计 三、存储模块的设计
文档格式:DOC 文档大小:715KB 文档页数:22
本章首先介绍分析和设计数字电路时常用的数学工具--逻辑代数和卡 诺图,包括逻辑代数的基本公式和基本定律,逻辑函数的代数化简法和卡诺图化简法。 然后介绍组合逻辑电路的分析方法与设计方法。另外,按其结构和工作原理不同,数字 电路可分为两大类,组合逻辑电路和时序逻辑电路
文档格式:PPT 文档大小:168.5KB 文档页数:13
一、本章具有综述和概论的性质,内容比较广泛但不深入。 二、本章是从数字信号处理整个学科领域的广度来介绍该学科的概貌,包括学科范围、发展历史和动态、实现方法和应用领域,而本书的内容仅涉及数字信号处理学科中的基础知识
文档格式:PPT 文档大小:1.32MB 文档页数:30
在实际应用中,各系统之间的采样率往往是 不同的,例如,在音频范围内,广播系统的 采样率为32kHz,CD唱机的采样率为44.1kHz ,而数字录音带(DAT)的采样率为48kHz 这就需要设计一类数字滤波器,用于将被处 理信号的采样率转换成与相应系统所要求一 致的采样率。多采样率技术还有许多其他的 应用,过采样技术是其中的一个典型应用实 例
文档格式:PPT 文档大小:444.5KB 文档页数:76
●§9.1数字基带信号的码型 ●§9.2数字基带信号的功率谱 ●§9.3波形传输的无失真条件
文档格式:PPT 文档大小:762.5KB 文档页数:35
●§10.2数字信号的最佳接收 ●§10.3二进制数字信号调制的误比率
首页上页4950515253545556下页末页
热门关键字
搜索一下,找到相关课件或文库资源 4465 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有