点击切换搜索课件文库搜索结果(2724)
文档格式:PPT 文档大小:540.5KB 文档页数:88
一、 使用HDL设计的先进性 二、Verilog的主要用途 三、 Verilog的历史 四、如何从抽象级(levels of abstraction)理解 五、电路设计 六、Verilog描述 – 逻辑仿真算法 – 如何启动Verilog-XL和NC Verilog仿真器 – 如何显示波形 1. 进一步学习Verilog的结构描述和行为描述 2. Verilog混合(抽象)级仿真 1. 理解Verilog中使用的词汇约定 2. 认识语言专用标记(tokens) 3. 学习timescale
文档格式:PPT 文档大小:540.5KB 文档页数:88
一、 使用HDL设计的先进性 二、Verilog的主要用途 三、 Verilog的历史 四、如何从抽象级(levels of abstraction)理解 五、电路设计 六、Verilog描述 – 逻辑仿真算法 – 如何启动Verilog-XL和NC Verilog仿真器 – 如何显示波形 1. 进一步学习Verilog的结构描述和行为描述 2. Verilog混合(抽象)级仿真 1. 理解Verilog中使用的词汇约定 2. 认识语言专用标记(tokens) 3. 学习timescale
文档格式:PDF 文档大小:2.14MB 文档页数:26
5.1 基本概念 5.2 基本结构的版图 5.3 单元概念 5.4 FET的尺寸确定和单位晶体管 5.5 逻辑门的物理设计 5.6 设计层次化
文档格式:DOC 文档大小:201KB 文档页数:10
专业(电子)课程设计报告:题目——时序电路控制红绿灯
文档格式:DOC 文档大小:164.5KB 文档页数:16
教学目的:通过本课程的学习,使学生掌握传统的软件工程方法学,并掌握需求分析、系统设计、测试、集成和管理等一系列技术。 要求:按软件工程化的标准规范分析、设计、建模和编程;准备好每一堂课的讲义;围绕案例引导学生掌握知识点;加大实验力度,强化工程化训练。 难点:分析到建模;设计到设计建模; 重点:各种建模方法的理论与具体应用,特别是结构化方法;
文档格式:PDF 文档大小:80.79KB 文档页数:4
通信与信息工程系 综合、设计性实验指导书 课程名称:可编程ASIC原理 实验项目名称:数字钟设计 一、实验目的与要求: (1)、使用VHDL语言或 Verilog语言设计数字钟。 (2)、正确选择实验箱的工作模式。 (3)、正确配置FPGA的引脚。 (4)、实验前预习数字钟原理
文档格式:PPT 文档大小:296.5KB 文档页数:40
3.3.1 自由锻工艺设计 3.3.2 锤模锻工艺设计 3.3.3 冲压工艺设计(自学)
文档格式:PDF 文档大小:1.32MB 文档页数:80
(一)理论课程 1《计算机 C 语言程序设计》课程教学大纲 2《PLC 原理及应用》课程教学大纲 3《电子线路辅助设计》课程教学大纲 4《电装实习》实习教学大纲 5《单片机原理及应用》课程教学大纲 6《单片机原理及应用》实验教学大纲 7《信号分析与处理》课程教学大纲 8《电路分析基础》课程教学大纲 9《虚拟仪器技术》课程教学大纲 10《数字电子电路》课程教学大纲 11《工程训练 2》课程教学大纲 (二)实践课程 12《电装实习》实习教学大纲 13《毕业设计》教学大纲
文档格式:PPT 文档大小:757KB 文档页数:29
6.3同步时序逻辑电路的设计 注:只要求用门电路和触发器设计同步时序逻辑电路 6.3.1一般设计步骤(分析的逆过程) 1、画出原始状态图确定电路的输入、输出变量,以及电路应当包括的状态个数,状态转换 2、状态图化简合并等价状态等价状态:输入相同的情况下→输出相同、次态也相同
文档格式:PDF 文档大小:211.21KB 文档页数:2
海南大学:《电子技术基础》课程教学资源(教学大纲)电子技术课程设计教学大纲
首页上页5253545556575859下页末页
热门关键字
搜索一下,找到相关课件或文库资源 2724 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有