点击切换搜索课件文库搜索结果(686)
文档格式:PPT 文档大小:737.5KB 文档页数:27
• 逻辑代数=布尔代数=开关代数 解决逻辑问题的理论方法 ,与布尔、香农有关 • 主要内容 基本逻辑关系:与、或、非及其组合 逻辑函数的表示方法:函数式 真值表 卡诺图 逻辑图 逻辑函数的化简方法:代数法和卡诺图法
文档格式:PPT 文档大小:770.5KB 文档页数:75
第一章数字电路基础 1.1数字电路的基础知识 1.2基本逻辑关系 1.3逻辑代数及运算规则 1.4逻辑函数的表示法 1.5逻辑函数的化简
文档格式:PPT 文档大小:770.5KB 文档页数:74
第一章数字电路基础 1.1数字电路的基础知识 1.2基本逻辑关系 1.3逻辑代数及运算规则 1.4逻辑函数的表示法 1.5逻辑函数的化简
文档格式:PPT 文档大小:770.5KB 文档页数:75
第一章数字电路基础 1.1数字电路的基础知识 1.2基本逻辑关系 1.3逻辑代数及运算规则 1.4逻辑函数的表示法 1.5逻辑函数的化简
文档格式:PDF 文档大小:1.16MB 文档页数:10
为了降低硬件开销,越来越多的加法器电路采用传输管逻辑来减少晶体管数量,同时导致阈值损失、性能降低等问题。本文通过对摆幅恢复逻辑与全加器电路的研究,提出一种基于摆幅恢复传输管逻辑(Swing restored pass transistor logic, SRPL)的全加器设计方案。该方案首先分析电路的阈值损失机理,结合晶体管传输高、低电平的特性,提出一种摆幅恢复传输管逻辑的设计方法;然后,采用对称结构设计无延时偏差输出的异或/同或电路,利用MOS管补偿阈值损失的方式,实现异或/同或电路的全摆幅输出;最后,将异或/同或电路融合于全加器结构,结合4T XOR求和电路与改进的传输门进位电路实现摆幅恢复的高性能全加器。在TSMC 65 nm工艺下,本文采用HSPICE仿真验证所设计的逻辑功能,与文献相比延时降低10.8%,功耗延时积(Power-delay product, PDP)减少13.5%以上
文档格式:PPT 文档大小:927.5KB 文档页数:36
7.1 PLD 概述 7.1.1 PLD 的电路结构及分类 7.1.2 PLD 的编程工艺及描述的逻辑规则和符号 7.1.3 PLD 的设计过程及主要优点 7.2 只读存储器 7.2.1 ROM 的内部结构 7.2.2 用ROM 实现组合逻辑设计 7.2.3 常用的LSI ROM器件 7.3 可编程逻辑阵列 7.4 可编程阵列逻辑 7.4.1 组合PAL器件 7.4.2 时序PAL器件 7.5 通用逻辑阵列概述 7.5.1 GAL器件的主要特点 7.5.2 GAL器件的基本机构 7.5.3 GAL器件的命名及分类 7.6 硬件描述语言
文档格式:PPT 文档大小:628.5KB 文档页数:12
一、逻辑函数 1.逻辑函数在数字电路中,逻辑变量表示输入条件,逻辑函数表示输出结果,输入变量A、B、C.通过逻辑运算得到输出结果F。它们之间的结果可表示为: F=f(A、B、C
文档格式:PPT 文档大小:1.79MB 文档页数:84
运算器 控制器 数据通路结构 与外部的连接 指令的执行过程 CPU组成 CPU工作原理 逻辑代数与逻辑电路基础(补充)
文档格式:PDF 文档大小:2.21MB 文档页数:222
目前,数字技术已渗透到科研、生产和人们日常生活的各个领域。从计算机到家用电 器,从手机到数字电话,以及绝大部分新研制的医用设备、军用设备等,无不尽可能地采 用了数字技术。 数字系统是对数字信息进行存储、传输、处理的电子系统。 通常把门电路、触发器等称为逻辑器件,将由逻辑器件构成,能执行某单一功能的 电路,如计数器、译码器、加法器等,称为逻辑功能部件,把由逻辑功能部件组成的能实 现复杂功能的数字电路称数字系统
文档格式:PPT 文档大小:985.5KB 文档页数:33
用数学方法表示命题陈述的逻辑结构,将形式逻辑归结为代数演算, 称为 “布尔代数”。将布尔代数用于集成电路逻辑门,称为逻辑代数
首页上页5354555657585960下页末页
热门关键字
搜索一下,找到相关课件或文库资源 686 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有