点击切换搜索课件文库搜索结果(700)
文档格式:PDF 文档大小:432.87KB 文档页数:26
在前面九章学习的基础上,通过本章十个阶段的练习,一定能逐步掌握 Verilog hdl设计的 要点。我们可以先理解样板模块中每一条语句的作用,然后对样板模块进行综合前和综合后 仿真,再独立完成每一阶段规定的练习。当十个阶段的练习做完后,便可以开始设计一些简 单的逻辑电路和系统。很快我们就能过渡到设计相当复杂的数字逻辑系统。当然,复杂的数 字逻辑系统的设计和验证,不但需要系统结构的知识和经验的积累,还需要了解更多的语法 现象和掌握高级的 Verilog hdl系统任务,以及与C语言模块接口的方法(即PLI),这些已 超出的本书的范围。有兴趣的同学可以阅读 Verilog语法参考资料和有关文献,自己学习, 我们将在下一本书中介绍 Verilog较高级的用法
文档格式:PPT 文档大小:680.5KB 文档页数:95
本篇用代数方法来研究数学结构,故又叫代数结构,它将用抽象的方法来研究集合上的关系和运算。代数的概念和方法已经渗透到计算机科学的许多分支中,它对程序理论,数据结构,编码理论的研究和逻辑电路的设计已具有理论和实践的指导意义。本篇讨论一些典型的代数系统及其性质(包括格)。 §1 代数系统的引入 §2 运算及其性质 §3 半群 §4 群与子群 §5 阿贝尔群和循环群 §6* 陪集与拉格朗日定理 §7 同态与同构
文档格式:PPT 文档大小:3.03MB 文档页数:141
第21章门电路和组合逻辑电管电路 21.1脉冲信号 21.2晶体管的开关作用 21.3分立元件门电路 21.4TTL门电路 21.5MOS门电路 21.6逻辑代数 21.7组合逻辑电路的分析与综合 21.8加法器 21.9编码器 21.10译码器和数字显示 21.10数据分配器和数据选择器 21.12应用举例
文档格式:PDF 文档大小:71.62KB 文档页数:6
这章的习题可以分为两种类型:一类是用 Verilog hDl语言描述一个逻辑 电路;另一类是根据 Verilog HDl谙言的描述画出相应的逻辑电路图 用 Verilog HDL语言描述一个逻辑电路 解题方法和步骤:
文档格式:PPT 文档大小:306KB 文档页数:24
第8章逻辑门电路 8-1逻辑关系与门电路 8-2TTL集成逻辑门电路 8-3其它类型的TTL集成逻辑门电路
文档格式:PPT 文档大小:189.5KB 文档页数:36
一、三种基本逻辑关系: 1.与逻辑: 2.或逻辑: 3.非逻辑:
文档格式:PDF 文档大小:3.09MB 文档页数:95
2.1 概述 2.2 逻辑代数中的三种基本运算 2.3.1 基本公式 2.3.2 常用公式 2.3 逻辑代数的基本公式和常用公式 2.3.2 若干常用公式 2.4 逻辑代数的基本定理 2.4.1 代入定理 2.4.2 反演定理 2.4.3 对偶定理 2.5.1 逻辑函数 2.5 逻辑函数及其表示方法 2.5.2 逻辑函数的表示方法 2.5.3 逻辑函数的两种标准形式 2.6 逻辑函数的化简法 2.6.1公式化简法 2.6.2 卡诺图化简法 2.7具有无关项的逻辑函数及其化简 2.7.1 约束项、任意项和逻辑函数式中的 2.7.2 无关项在化简逻辑函数中
文档格式:PPT 文档大小:4.04MB 文档页数:71
3.1 晶体管的开关特性 3.2 TTL集成逻辑门 3.3 MOS逻辑门电路 3.4 CMOS电路
文档格式:PPT 文档大小:4.04MB 文档页数:71
3.1 晶体管的开关特性 3.2 TTL集成逻辑门 3.3 MOS逻辑门电路 3.4 CMOS电路
文档格式:PDF 文档大小:4.5MB 文档页数:86
4.1概述 4.2.1 组合逻辑电路的分析方法 4.2 组合逻辑电路的分析方法和设计方法 4.2.2 组合逻辑电路的设计方法 4.3 若干常用组合逻辑电路 4.3.1 编码器 4.3.2 译码器 4.3.3 数据选择器 4.3.4 加法器 4.3.5 数值比较器 4.4 组合逻辑电路中的竞争-冒险现象 4.4.1 竞争-冒险现象及成因 4.4.2检查的竞争-冒险现象方法 4.4.3 消除竞争-冒险现象的方法
首页上页5455565758596061下页末页
热门关键字
搜索一下,找到相关课件或文库资源 700 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有