综合搜索课件包文库(990)
文档格式:PPT 文档大小:1.25MB 文档页数:141
6.1 存储器 6.1.1 ROM (Read-Only Memory) 6.1.2 随机存取存储器 (RAM) 6.2 可编程逻辑器件(PLD) 6.2.1 可编程阵列逻辑(PAL) 6.2.2 通用阵列逻辑(GAL) 6.2.3 PLD的开发过程 6.3 VHDL语言 6.3.1 VHDL基本结构与语法 6.3.1.1 VHDL的组成 6.3.1.2 实体(Entity) 6.3.1.3 结构体 (Architecture) 6.3.1.4 程序包 (Package) 与 USE 语句 6.3.1.5 库 (Library) 6.3.1.6 VHDL运算符 6.3.1.7 数据对象 6.3.1.8 VHDL常用语句 6.3.1.9 元件及元件例化 6.3.1.10 配置 (configuration) 6.3.1.11 子程序 6.3.1.12 其他:属性、时钟的表示 6.3.1.13 VHDL的模板 6.3.1.14 常见错误 6.3.1.15 保留字
文档格式:PPT 文档大小:881KB 文档页数:76
2.1 晶体管的开关特性 2.1.1 半导体二极管的开关特性 2.1.2 半导体三极管的开关特性 2.1.3 MOS管的开关特性 2.2 分立元件门电路 2.2.1 二极管门电路 2.2.2 三极管门电路 2.3 TTL门电路 2.3.1 TTL与非门典型电路及其工作原理 2.3.2 TTL与非门的电压传输特性 2.3.5 改进型TTL门电路 2.3.6 其它类型的TTL门电路 2.3.3 TTL与非门的静态输入与输出特性 2.3.4 TTL与非门的动态特性 2.4 ECL门电路 (Emitter Coupled Logic) 2.4.1 ECL门电路的工作原理 下一页 2.5 MOS门电路 2.5.1 NMOS门电路 2.5.2 CMOS门电路(Complementary Symmetry MOS) 2.6 TTL与CMOS电路的接口 2.4.2 ECL门电路的主要特点
文档格式:PPT 文档大小:620KB 文档页数:50
1.指令格式 格式、寻址方式、 指令类型设置 寄存器、ALU、数 据通路设置 画流程图(寄存器传送级) 列操作时间表 组:列逻辑式,形 成逻辑电路 微:
文档格式:PPT 文档大小:172.5KB 文档页数:7
用ROM实现逻辑函数时,地址译码器的每个输出都为一条字 线,不能减少。输出函数为标准的与或表达式。 为减小芯片面积,简化译码器,使输出函数为最简的与或表达式,采用PLA。例1的PLA形式
文档格式:PPT 文档大小:247KB 文档页数:6
清华大学:《逻辑设计与数字系统》课程教学资源(PPT课件)第五章 集成逻辑电路(5-3-2)可编阵列逻辑
文档格式:PPT 文档大小:606.5KB 文档页数:33
N进制计数器是指计数器的状态每经N个计数脉冲循环一 次,即输入N个计数脉冲,计数器给出一个(进位)输出 脉冲。故可作为分频比为N的分频器使用
文档格式:PPT 文档大小:204KB 文档页数:6
竞争的结果若导致冒险(险象)发生(如上例中的毛刺),并造成 错误的后果,则称这种竞争为临界竞争;竞争的结果不导致冒险发 生(如上例中的t1,t3时刻,没有毛刺),或虽有冒险发生,但不影 响系统的工作,则称这种竞争为非临界竞争
文档格式:PPT 文档大小:644KB 文档页数:9
图2.4用两片74LS148组成的16线-4线编码器
文档格式:PPT 文档大小:680.5KB 文档页数:95
用代数方法来研究数学结构,故又叫代数结构,它将用抽象的方法来研究集合上的关系和运算。 代数的概念和方法已经渗透到计算机科学的许多分支中,它对程序理论,数据结构,编码理论的研究和逻辑电路的设计已具有理论和实践的指导意义。 §1 代数系统的引入 §2 运算及其性质 §3 半群 §4 群与子群 §5 阿贝尔群和循环群 §6* 陪集与拉格朗日定理 §7 同态与同构
文档格式:PDF 文档大小:305.86KB 文档页数:7
系统设计:芯片的功能、尺寸、外部接口、 性能、速度、成本等; 功能设计:系统功能块分割、功能框图 信号流程图、状态转换图等 逻辑设计:各功能块的逻辑表达、逻辑电路图等 功能仿真:不考虑电路连线延时
首页上页6465666768697071下页末页
热门关键字
搜索一下,找到相关课件或文库资源 990 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有