点击切换搜索课件文库搜索结果(1055)
文档格式:PDF 文档大小:140.31KB 文档页数:3
最新版本的发布象征着EDS的NX战略的一个里程碑通过制定数字化决策创造客户价值的理 念; Unigraphics NX2为制造业者增强了知识驱动自动化和数字化仿真推动变革的能力
文档格式:DOC 文档大小:39KB 文档页数:1
已知图 1 电路晶体管电流放大倍数 β=400,基区体电阻 rbb’=10Ω,要求: 1. 分析电路的静态工作点 2. 用示波器分析电路的动态,并求出 Au 3. 用波特图仪分析电路的下限截止频率 fL
文档格式:PDF 文档大小:556.6KB 文档页数:9
PLD 主要厂商 Altera 公司设计的 EDA 工具,得到广泛应用; 可采用原理图输入和文本输入等多种设计输入方式; 可支持 VHDL、Verilog HDL、AHDL 等多种硬件设计语言; 可进行编辑、编译、仿真、综合、芯片编程等设计全过程操 作; 符合工业标准,能在各类设计平台上运行;
文档格式:PPT 文档大小:542.5KB 文档页数:31
2.1 数据类型和运算符 2.2 程序控制语句 2.3 矩阵运算 2.4 多项式 2.5 函数与M文件 2.6 数据的可视化
文档格式:PPT 文档大小:851KB 文档页数:42
4.1 概述 4.2 根轨迹法 4.3 BODE图法 4.4 PID控制
文档格式:PDF 文档大小:305.86KB 文档页数:7
系统设计:芯片的功能、尺寸、外部接口、 性能、速度、成本等; 功能设计:系统功能块分割、功能框图 信号流程图、状态转换图等 逻辑设计:各功能块的逻辑表达、逻辑电路图等 功能仿真:不考虑电路连线延时
文档格式:PPT 文档大小:1.05MB 文档页数:49
一. 时序分析的基本概念和术语 二. Quartus II中的时序约束设置 三. Quartus II中的时序分析 四. Quartus II中的编译报告 五. FPGA芯片的时序指标举例
文档格式:PPT 文档大小:935.5KB 文档页数:37
5.1 概述 5.2 极点配置 5.3 线性二次型最优控制 5.4 解耦控制 5.5 状态观测器设计 5.6 包含状态观测器的状态
文档格式:PPT 文档大小:636KB 文档页数:49
3.1 系统的数学模型 3.2 系统的时域分析 3.3 系统的根轨迹分析 3.4 系统的频域分析 3.5 系统的性质分析 3.6 离散系统的分析
文档格式:PPT 文档大小:964KB 文档页数:122
一、传统的硬件设计方法 二、传统的设计方法是自下而上的设计方法 三、采用通用的元器件 四、后期进行仿真,浪费大,设计周期长 五、主要设计文件是电路原理图,可读性差,文件量大
首页上页6667686970717273下页末页
热门关键字
搜索一下,找到相关课件或文库资源 1055 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有